1. 概述
MC145152是MOTOROLA公司生产的大规模集成电路,它是一块采用半行码输入方式置定、由14根并行输入数据编程的双模CMOS-LSI锁相环频率合成器,其内部组成框图如图1所示。该芯片内含参考频率振荡器、可供用户选择的参考分频器(12×8ROM参考译码器和12bit÷R计数器)、双端输出的鉴相器、控制逻辑、10位可编程的10bit÷N计数器、6位可编程的6bit÷A计数器和锁定检测等部分。其中,10bit÷N计数器、6bit÷A计数器、模拟控制逻辑和外接双模前置分频器组成吞脉冲程序分频器,吞脉冲程序分频器的总分频比为:D=VN+A。
2. 管脚排列及功能
MC145152的管脚排列如图2所示。采用28脚DIP封装,各管脚功能如下:
引脚4、5、6(RA0、RA1、RA2)为参考地址码输入端,用于选择参考分频器的分频比。通过12×8ROM参考译码器和12bit÷R计数器进行编程。分频比有8种选择,其参考地址码与分频比的关系见表1所列。
引脚26、27(OSCIN、OSCOUT)为参考振荡端,当两引脚接上一个并联谐振晶体时,便组成一个参考频率振荡器。但在OSCIN到地和OSCOUT到地之间一般应接上频率置定电容(一般为15pF左右)。OSCIN也可作为外部参考信号的输入端。
引脚1(VCO)为输入信号端,将输入信号交流耦合到本引脚,其输入信号频率应小于30MHz。
引脚10、21~25(A5~A0)为6bit÷A计数器的分频端。其预置数决定了÷V/(V+1)双模前置频器的÷V/(V+1)的次数。
引脚11~20(N9~N0)为10bit÷N计数器的分频端。
引脚7、8(φV、φr)为鉴相器双输出端,用于输出环路误差信号。如果fV>fr或fV的相位超前fr,则φV变为低电平而φr仍为高;如果fV
引脚28(LD)为锁定检测端,用于锁定输出信号。当环路锁定时(即φV与φr同频同相),该信号为高电平;当环路失锁时,LD为低电平。
3. 应用实例
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)