异步二进制减法计数器时序分析

异步二进制减法计数器时序分析,第1张

当把图Z1504中的CP端改接到 端,就构成了如图Z1506所示的3位异步二进制减法计数器。令计数器初始状态为000。

异步二进制减法计数器时序分析,第2张

第一个计数脉冲来到后,F1处于1状态,同时,输出一个负跳变信号,使得F2也由0态变为1态,同理,F3也处于1态。第二个脉冲来到后,F1由1态变为0态, 由0态变为1,但由于是下降沿触发,所以F2仍为"1"态。当然F3的状态也不会变。第三个脉冲来到后,F1由0变为1,由1态变为0,致使F2由1变为0,显然,F3的状态不变。与图Z1504的工作原理类似,低位触发器状态变化两次,高位触发器状态变化一次。这种触发器的时序图和状态表,分别如图Z1507和表Z1502所示。

异步二进制减法计数器时序分析,第3张

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2484668.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-04
下一篇 2022-08-04

发表评论

登录后才能评论

评论列表(0条)

保存