LatticeECP4高速可配置SERDES

LatticeECP4高速可配置SERDES,第1张

  电子发烧友网:本文主要讲述的是LatticeECP4高速可配置SERDES。

  LatTIceECP4™ FPGA系列结合了高性能FPGA

LatticeECP4高速可配置SERDES,第2张

  每个SERDES通道在6 Gbps下的功耗低于175mW,以最低功耗实现了高速串行协议。内置的预加重和均衡电路确保了低BER和高质量的眼图,如下图所示。

  LatTIceECP4 SERDES特性和优点

  多达16个通道的高速SERDES

  每通道150 Mbps至6 Gbps数据速率

  低功耗:每通道175mW@ 6 Gbps

  内置预加重和均衡用于高级BER

  清晰的SERDES眼图,低抖动

  基于Quad的架构,可以在一个quad中混合匹配不同的协议

  全功能嵌入式物理编码子层(PCS)逻辑支持业界标准协议

  每个器件多达16个通道的全双工数据支持

  一个芯片支持多种协议

  支持常用的基于8b10b的数据包协议

  SERDES Only模式允许直接8位或10位接口到FPGA逻辑

  兼容CEI-6G

  在低成本封装中实现6G SERDES的业界先锋

  高价值、低功耗串行协议解决方案

  下表总结了LatTIceECP4 SERDES支持的各种协议以及硬连线MACO通信引擎实现的协议处理。

LatticeECP4高速可配置SERDES,第3张

  CPRI低延迟变化选项

  物理编码子层(PCS)提供了一个低延迟变化选项,实现了更小、更简洁的CPRI。

LatticeECP4高速可配置SERDES,第4张

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2487554.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-04
下一篇 2022-08-04

发表评论

登录后才能评论

评论列表(0条)

保存