赛灵思宣布Virtex-7 H580T开始发货常见问题解答
1. 赛灵思发布了什么信息?
· 赛灵思宣布开始发货全球首款 3D 异构All Programmable器件— Virtex-7 H580T FPGA。
· Virtex-7 HT 采用赛灵思堆叠硅片互联 (SSI) 3D 中介层(interposer)技术,是业界带宽最高的 FPGA,具有多达 16 个 28Gbps 和 72 个 13.1Gbps 收发器,也是业界唯一一款能满足 200G 和 400G 关键应用的单芯片解决方案。
· 结合赛灵思领先的 100G变速机制(gearbox)、以太网 MAC、OTN 和 Interlaken IP,Virtex-7 HT 可为客户提供不同的系统集成度,从而帮助他们在向 CFP2 光学模块转型时满足空间、功耗和成本要求。
· 在赛灵思最新的 28 Gbps 技术视频中,Virtex-7 H580T 展示了其提供的眼图和抖动功能能力,可以达到连接 CFP2 光学模块的性能需求。有关新白皮书和视频等请参见赛灵思的 28 Gbps 串行收发器技术网页。
2. 是什么在推动赛灵思 28Gbps 收发器解决方案需求增长?
· 通信设备 OEM 厂商面临着将设备密度翻番同时保持功耗不变、并降低成本的压力。相对于 CFP 光学模块而言,CFP2 光学模块可支持新一代 100 – 400Gbps系统的设计,最大化面板带宽密度,同时又不增加尺寸和功耗。
· 需要数据速率范围在 10Gbps 到 28Gbps 之间的 SEREDES,以支持更高带宽。芯片到光学模块、芯片到背板以及芯片间接口的抖动要求正变得极其严格,也是赛灵思在开发 Virtex-7 HT FPGA(包括 Virtex-7 H290T 和 Virtex-7 H870T)时除功耗之外所关注的另一重点。
· 构建 400Gbps 线路卡的客户希望单芯片解决方案的输入端具有 16 个 28Gbps 收发器连接到 4 个 400Gbps CFP2 光学模块。有关系统还要求用 48~72 个 10.3125Gbps 收发器连接到多个数据速率为 200Gbps 或 400Gbps 的NPU 或 ASIC。除了提供带有 16 个 28Gbps 收发器的 Virtex-7 HT 之外,赛灵思还为100Gbps、2 x 100Gbps应用提供带 4 个或 8 个 28Gbps 收发器的器件。
3. 需要 28Gbps 收发器的高速标准和协议有哪些?
· IEEE 802.3
· 25Gbps Infiniband
· 32Gbps Infiniband
· OIF/CEI 28G-SR
· OIF/CEI 28G-VSR
4. Virtex-7 H580T FPGA 主要支持哪些常见应用?
· 常见应用包括采用双变速箱功能并集成 200G OTN 转发器的实现方案
· 2 x 100G MAC 到 Interlaken 桥接器
· 双变速机制(gearbox)集成 OTN 映射器
· 原生 200G OTN 转发器并直接连接到 CFP2 光学模块。
5. 什么是变速机制(gearbox)?
· 变速机制(gearbox)是一种片上 IP 功能,可将 CFP2 光学模块的 4x25-28Gbps 转变为10x 10.3-11.18Gbps 接口,适用于现有的 ASIC/ASSP。变速机制(gearbox)还能作为转发器/通传机制,把 CFP2 的 4x25-28Gbps 转为 10x10.3-11.18Gbps,并连接于现有的 ASIC/ASSP。
6. 什么是 CFP 光学模块?
· CFP 光学模块连接于网络设备的 100G 接口,将 100G 光学信号转变为 10信道,每信道数据速率达10Gbps。
· CFP2 光学模块是用于 100G 光学通信的新一代模块,它能将单个 100G 光学信号转变为 4 信道 25Gbps或 10 信道10Gbps(实现后向兼容性)。其宽度是 CFP 模块的一半,因此能将密度翻番并降低功耗。
· CFP4 是继 CFP2 之后的下一代 100G 光学模块,预计将于 2013 年底或 2014 年初上市。
7. GTH 和 GTZ 之间有何区别?
• GTH 收发器提供 13.1 Gb/s 的线速。采用这种线速的应用包括 10G 光学通信、芯片间接口、复杂背板等。GTH 收发器采用连续时间线性均衡器 ( CTLE) 和判决反馈均衡器 (DFE) 来补偿来自通道的信号失真。
• GTZ 收发器提供 28.05 Gb/s 的速度,设计面向直接连接 CFP2 和 CFP4 光学模块的短距离应用,也适用于采用重定时器的较长通道。在上述情况下,仅支持CTLE的接收器就足以补偿信号失真。
8. Virtex-7 HT 相对于同类竞争解决方案表现如何?
· 更高的带宽:单个 FPGA 器件上集成 4 倍以上的 28Gbps 收发器和 72 个 13.1Gbps 收发器,相对于其它可编程解决方案而言带宽提高达 2.7 倍,而且双向带宽达 2.8Tbps,而同类竞争解决方案的双向带宽仅为 1Tbps。
· 更低的抖动:现有的串行收发器技术发射眼部运行速度为 28Gbps,PRBS-31bps,低抖动符合 OIF CEI28G 规范要求。
· 更低的噪声:基于 SSI 的架构将模拟和数字电路之间的噪声耦合减少了 5-10db。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)