赛灵思FPGA和SoC助力OEM厂商产品开发

赛灵思FPGA和SoC助力OEM厂商产品开发,第1张

  随着内容文件化趋势的加强,广播公司正加速向全面基于IP(互联网协议)的基础设施转型,以充分发挥低成本IP网络的优势。与此同时,广播公司也在努力满足消费者不断提高的需求——要求在任何设备上通过屏幕就能欣赏到画质更高的视频。但是,广播公司在转型过程中对采购必要的设备非常谨慎,担心采购来的设备很快会因为不断快速变化的市场而过时,此外还要考虑到IP视频传输等新标准、新规范尚未最终定型的问题。这个问题已经足够让广播公司头疼的了,此外广播设备OEM厂商更是进退维谷,面临着巨大的压力,不得不加速新型解决方案的开发,从而帮助广播公司轻松应对未来标准和规范的变化。

  为了帮助广播公司和广播设备OEM厂商应对各自的挑战,赛灵思通过提供现场可编程门阵列(FPGA)和集成在广播平台解决方案中的SoC,致力于为广播市场推出All Programmable解决方案,从而帮助设计人员和制造商更快速地在设备中集成ACDC(视频采集 AcquisiTIon、编辑制作ContribuTIon、调制发射DistribuTIon、显示播放ConsumpTIon)解决方案。

  从摄影棚用摄像机到编辑套件及其专业监控器再到实时传输网络乃至酒店的内容点播,赛灵思FPGA在整个流程的每个重要环节都能提供关键功能。我们使用FPGA而不采用灵活性欠佳的ASIC和ASSP等器件,其优势在于设计人员不仅能用FPGA加速新品上市进程,而且还能提高整体系统性能,降低总功耗。

  随着现在带有支持非压缩视频(SD/HD/3G-SDI)技术高速收发器的Zynq™-7000All Programmable SoC的推出,广播产业首次迎来了一款将软硬件结合在一起的全面可编程的器件。Zynq All Programmable SoC使广播架构师既可在双核ARM®处理器的软件上处理视频和音频算法,又能将有关处理工作交给FPGA硬件来完成,从而实现加速,满足实时需求(特别是针对多通道HD、4K、更高的帧率等)。软件处理器与FPGA硬件的紧密结合使我们能够开发出软硬件两个领域的编码解码器算法。

  此外,从收发器直至FPGA硬件都能实现非压缩视频流的传输和处理,同时还能在软件中监控视频流,并实现整体系统控制,这就意味着我们除了通过集成多个ASSP来降低功耗和成本之外,还能开启无限的创新可能性。赛灵思ACDC广播级解决方案

  视频采集– Pro HD摄像机、4K摄像机、3D摄像机、采集编码器和集成接收解码器(IRD)越来越依赖于40nm和28nm FPGA的可编程功能和处理功能,确保在ACDC链的最初环节完成视频采集工作。

  编辑制作 – 赛灵思FPGA支持ACDC链提供环节上的几个关键点,包括切换器、路由器、多画面监控器(multiviewer)、IP视频传输、视频服务器、后期制作和提供编码器等。赛灵思在IBC 2012上将演示广播链提供环节的三个关键组件,即分别运行在28nm Kintex™-7 FPGA、40nm Virtex®-6和45nm Spartan®-6器件上的三个实时视频引擎(RTVE)。由于器件种类繁多,因此OEM厂商可根据自己的应用、价格目标和整体功能要求选择多种不同价位和逻辑单元密度的器件。RTVE包含在赛灵思的SMPTE 2022参考设计中,能用10 Gb/s IP网络将非压缩视频传输至多屏显示、切换器和媒体服务器。

  调制发射 – 赛灵思FPGA目前在有线CMTS、有线Edge QAM、地面调制器、卫星调制器、分配编码器和转码器中部署采用。赛灵思正在演示Tecnoroll推出的数字电视调制器参考设计。该设计支持DVB和ATSC等全球电视调制标准,而且采用赛灵思联盟计划成员(如MVD、Mindway和Binary Core等其他调制器提供商)提供的IP核实现。

  显示播放 – 赛灵思显示目标设计平台采用赛灵思Kintex-7器件和显示参考设计,可帮助专业工作室显示器、高端消费类显示器和新型OLED显示器的制造商将四路1080p内容流整合为无缝的4K显示。其它参考设计还支持帧速率转换,将帧速率从60Hz转换为120Hz,实现翻倍。缩放器/向上转换器参考设计则可用于将全高清内容扩展到4K2K分辨率。

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2494118.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-04
下一篇 2022-08-04

发表评论

登录后才能评论

评论列表(0条)

保存