面向Altera FPGA的OpenCL:提高性能和设计效能

面向Altera FPGA的OpenCL:提高性能和设计效能,第1张

  开放计算语言(OpenCL™)编程模型与Altera的并行FPGA体系结构相结合,实现了功能强大的系统加速解决方案。面向OpenCL的Altera® SDK为您提供了设计环境,工程师很容易在FPGA上实现OpenCL应用。

  什么是OpenCL?

  OpenCL标准是第一个开放、免版税、统一的编程模型,能够在异构系统上加速算法实现。OpenCL支持在不同的平台上使用基于C的语言来开发代码——从CPUGPU、数字信号处理(DSP)器件,到FPGA。Khronos集团的很多供应商都支持OpenCL。

  面向FPGA的OpenCL有什么优点?

  (1)用户的产品能够更迅速面市

      与传统的FPGA设计流程相比,产品能够更迅速面市。

      使用OpenCL C (基于ANSI C)并行编程语言而不是传统的底层硬件描述语言(HDL)来描述用户的算法。

      在更高层的设计抽象环境中迅速进行设计开发。

      针对目前和未来的FPGA重新定位OpenCL C代码,设计不会过时。

      跳过耗时的手动时序收敛以及FPGA、主机和外部存储器之间的通信接口设计工作,一个步骤中就可以在FPGA上实现OpenCL C代码。

  (2)获得性能更好、功效更高的解决方案

      把对性能要求较高的功能从主处理器中卸载到FPGA上,从而提高了性能。

      通过观看采用OpenCL,卸载到FPGA来加速算法性能的演示,了解详细信息。

      与其他硬件方案相比,显著降低功耗,提高性能。采用FPGA的精细粒度体系结构,Altera面向OpenCL的SDK只生成需要的逻辑,功耗只有硬件方案的1/5。

  很多市场领域对通过并行软件编程来提高性能、加速产品面市的需求越来越高,包括计算机和存储、军事、医疗和广播等市场。

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2497534.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-05
下一篇 2022-08-05

发表评论

登录后才能评论

评论列表(0条)

保存