Altera携手ARM公布SoC FPGA战略细节,意图赶超赛灵思?

Altera携手ARM公布SoC FPGA战略细节,意图赶超赛灵思?,第1张

  早在2012年12月13日,Altera联合ARM召开发布会,共同宣布发售其首款28nm FPGA SoC器件(包含双核ARM Cortex-A9 800MHz处理器)。而此时,赛灵思的类似产品Zynq已经发售一年有余。

  客观来说,Altera的SoC产品进展比赛灵思缓慢许多。2010年,赛灵思就放出了与ARM合作开发下一代SoC器件的消息,而与之对应的Altera只是公布了与MIPS的合作蓝图,又联合Intel宣布X86与FPGA的融合技术,直到2011年年中,Altera与ARM的合作计划才姗姗来迟。

  实际上,Altera已经意识到产品问世时间落后于赛灵思,为了弥补这一时间缺口,Altera于2011年10月发布了SoC虚拟目标软件设计工具,支持客户在获得硬件之前便能够开始开发其应用软件。据Altera官方称:“很多Altera客户已经采用了SoC虚拟目标工具,他们现在可以将其应用软件导入到SoC FPGA中,节省了数月的开发时间。”

  正因为此,Altera的SoC产品才不至于被对手远远甩掉。不过现在,Altera的SoC FPGA已经发售,如何继续追赶并超越赛灵思呢?

  在Altera宣布正式发售其首款28 nm SoC器件之前,公司国际市场部总监李俭曾拜访过一位国内工业控制的客户进行前期调研,他们正在用市场上已售的FPGA SoC芯片做开发,不过李俭听到了让他又悲又喜的反馈,悲的是该客户现有的芯片已经很不错了,独特的架构非常适合于他们,因此Altera的产品也类似的话,他们就不会再考虑更换供应商,但同时,该客户表示尽管已售产品性能优越,但开发过程却十分痛苦,这个观点让李俭非常兴奋,因为他知道只有这样,他们即将推出的产品才有可能获得市场的认可。

  
Altera国际市场部总监李俭

  软硬件协同的重要性

  该客户称,系统的开发调试会花费60%至70%的时间,对于FPGA SoC来说,尽管硬件和软件高度自由化,但如何将二者无缝衔接,是件非常困难的事情。“每次硬件的变化,都必须手工去和CPU做升级,只要犯一点错误整个系统就会崩溃,除非我们能做到自适应的调整。”该客户称。

  李俭分析道:“传统的ARM芯片里面的接口、硬件加速、内存映射、比特定义等都是固定的,只有CPU具有高度灵活性。但到了FPGA中,什么都是变化的,也就注定了CPU不可能用固定的方式与之适应,所以利用FPGA开发出的硬件可能会与软件与CPU冲突。这就造成了客户的困扰。”

  与李俭同去的Altera产品总监表示,Altera的新工具与设计流程,可以解决软硬件协同的难题,客户当场就表示,如果真有你这种东西,我一定会选择你们。“为什么客户愿意放弃一年多的努力而选用我们的平台?这就要求我们必须能给客户一个完全不一样的东西,给客户一个真正适合SoC开发的调试工具。”

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2507431.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-05
下一篇 2022-08-05

发表评论

登录后才能评论

评论列表(0条)

保存