全面降低系统功耗 Altera推业界首款低功耗28nm FPGA

全面降低系统功耗 Altera推业界首款低功耗28nm FPGA,第1张

  业界唯一投产的低功耗28 nm FPGA,帮助开发人员降低了PCIe Gen2应用的系统总成本

  2013年3月19号——Altera公司 (NASDAQ: ALTR)今天宣布,其28 nm Cyclone® V GT FPGA全面通过了PCI Express® (PCIe®) 2.0规范的兼容性测试。Cyclone V GT FPGA目前已经投产,是业界第一款实现了5 Gbps数据速率并支持PCIe 2.0互 *** 作性的低成本、低功耗FPGA。在最近的PCI-SIG实验室测试中,Cyclone V GT FPGA成功通过了所有PCI-SIG®兼容性和互 *** 作性测试,目前已经收录到PCI-SIG Integrators名录中。与以前的FPGA相比,在开发基于PCIe Gen2的应用时,Cyclone V GT FPGA帮助开发人员大幅度降低了系统成本和系统功耗。

  Altera资深产品市场经理Sabrina Raza评论说:“我们的Cyclone V GT FPGA实现了与PCIe Gen2的兼容,这是我们28 nm Cyclone V FPGA 系列成功推出的另一里程碑。对PCIe Gen2系统性能有要求的客户现在可以使用低功耗FPGA,降低其系统总成本,。发挥我们在收发器技术上的专业优势,以及在开发PCIe设计解决方案方面的专长。,我们帮助客户显著降低了系统成本,而且不以牺牲性能为代价。”

  Cyclone V FPGA集成了数据速率高达5 Gbps的收发器,有两个嵌入在器件中的硬核PCIe IP模块。利用PCIe硬核IP模块,开发人员提高了系统性能,增强了系统功能,同时提升了设计团队的效能。PCIe 2.0兼容硬核IP模块包括PHY/MAC、数据链路层以及会话层。模块可以配置为端点或者根端口,支持x4通路。

  Altera全系列产品提供全面的PCI-SIG兼容解决方案,这些产品经过优化满足 了关 键应用需求。这些解决方案包括支持端点、桥接、交换和根端口功能的可配置PCIe知识产权(IP)内核和开发板。Altera最新的Cyclone V GT FPGA开发套件能够简单快速的实现PCIe Gen2协议,同时降低了设计风险,缩短了开发时间。开发套件为开发低成本、低功耗FPGA系统级设计,迅速得到结果提供了快速简单的方法。

  供货信息

  Cyclone V GT FPGA现在已经投产。Altera提供业界最全系列的28 nm低功耗、低成本 FPGA,密度范围在25K逻辑单元(LE)至300K LE之间, 针对客户需求提供业界最小外形 封装 选择。 关于Altera Cyclone V GT FPGA的详细信息, 请访问www.altera.com/cyclone5。 如果需要了解Altera FPGA中PCIe功能的详细信息, 请访问 http://www.altera.com/technology/high_speed/protocols/pcie-hard-ip/pro-hard-ip.html。

  Altera简介

  Altera®的可编程解决方案帮助系统和半导体公司快速高效地实现创新,突出产品优势,赢得市场竞争。请访问www.altera.com,或者www.altera.com.cn,了解Altera FPGA、CPLDASIC器件的详细信息。请关注Altera官方微博,通过Altera中文论坛及时提出问题,分享信息,与众多的Altera工程师在线交流。
 

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2510958.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-05
下一篇 2022-08-05

发表评论

登录后才能评论

评论列表(0条)

保存