如何实现16高性能的高速DAC时钟

如何实现16高性能的高速DAC时钟,第1张

设计要点 555: 引言

LTC®2000 16 位 2.5Gsps DAC 提供了绝佳的 AC 性能。对于许多 DAC 应用而言,为了在不损害所关注频段之信噪比 (SNR) 的情况下实现某个频段中可用通道数目的最大化,相位噪声、噪声频谱密度 (NSD) 和无杂散动态范围 (SFDR) 指标是至关紧要的。高速 DAC 需要一个干净的采样时钟以获得最佳的噪声和杂散性能。采用具有超低噪声和杂散的 LTC6946 PLL 合成器作为用于 LTC2000 的时钟源可最大限度地提升系统性能。

 

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2523934.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-05
下一篇 2022-08-05

发表评论

登录后才能评论

评论列表(0条)

保存