美国加利福尼亚州,山景城—2016年5月11日,新思科技(Synopsys, Inc.,纳斯达克股票代码:SNPS)日前宣布:Synopsys安全强化套件(SEP)已经进入DesignWare® ARC® EM处理器,该套件包括缓存支持和DSP加速。ARC EM4、EM6、EM5D和EM7D内核增加了ARC SEP选项,且已经通过了行业领先的独立认证公司SGS-TÜV Saar的ASIL D Ready认证。这些超紧凑内核加入了许多关键的安全功能,如错误校正码(ECC)和用于检测系统故障的用户可编程监视时钟。安全强化套件选项加入了同步界面和综合安全文档,该文档对芯片和系统级ISO 26262 ASIL D合规性有所帮助。此外,软件开发人员可以利用ASIL D Ready认证的ARC MetaWare Compiler加快符合ISO 26262的代码的开发。配备SEP选项的ARC EM内核旨在满足系统级芯片(SoC)对小面积和严格安全的要求,这些系统级芯片用于包括传感器、控制器和高级驾驶员辅助系统的大量汽车应用。
ASIL D Ready证明,配备安全强化套件的ARC EM处理器将ISO26262认证时间缩短六个月之多
亮点:
· 汽车安全支持将延伸至DesignWare ARC EM处理器,且DSP和缓存配置可以支持汽车智能传感器和控制器
· ASIL D Ready认证的配备安全增强套件的ARC EM处理器集成了安全关键型硬件功能,包括错误校正码、奇偶校验支持、用户可编程监视时钟以及同步界面
· ARC EM处理器安全强化套件包括大量安全文档和附件,从而加快了系统级芯片ASIL D认证流程
· ASIL D Ready ARC MetaWare Compiler精简了ISO 26262合规软件的开发流程
SGS-TÜV Saar GmbH半导体部产品经理Wolfgang Ruf表示:“越来越多的电子系统用于车辆安全关键型功能,这就需要有严格的安全标准,阻止这些系统的灾难性故障。由于其DesignWare ARC EM处理器通过了ASIL D Ready认证,Synopsys能使汽车系统设计人员更快、更省力地通过ISO 26262认证。”
所有的ARC EM内核都可以配置和扩展,从而满足每一个目标应用的独特性能、功率以及面积要求。ARC处理器已经成功地部署在汽车应用上多年,并且2013年Synopsys引入了适用于ARC EM 4内核的安全强化套件,帮助汽车芯片设计人员满足ISO 26262功能性安全标准的具体要求。现在,为了解决如引擎控制和传感器融合等汽车应用里不断变化的处理要求,EM处理器中加入了安全强化套件,可以支持DSP功能并整合了最高32 KB的指令与数据缓存。此外,具有SEP选项的EM内核是同类内核中最先通过ASIL D Ready认证的内核。ARC EM内核所整合的硬件安全功能与如失效模式、效应及诊断分析(FMEDA)报告等ASIL认证及安全相关附件结合,使汽车设计人员的系统级芯片开发和ISO 26262认证流程工作缩短了数月。
DesignWare ARC MetaWare Development Toolkit for Safety是针对ARC处理器开发、调试以及优化其嵌入软件的完整解决方案。该工具包包括通过ASIL D Ready认证的编译器和安全附件,如安全手册和安全指南,以帮助安全关键型开发人员实现ISO 26262标准要求并为合规测试做准备。
Synopsys的IP和原型设计营销副总裁John Koeter表示:“汽车嵌入式处理器的使用在迅速增长,而且使这些基于处理器的系统通过功能性安全认证对于汽车设计人员来说非常重要。Synopsys提供了种类齐全的ASIL Ready DesignWare IP,如通过硅验证并配备安全强化套件的ARC EM处理器和软件开发工具,帮助设计人员加快汽车系统级芯片的开发和资格认证。”
可用性与资源
通过ASIL D Ready认证并配备安全强化套件的DesignWare ARC EM4、EM6、EM5D和EM7D内核以及MetaWare Toolkit for Safety现在已经上市。
除了汽车虚拟原型设计解决方案,Synopsys还提供了种类齐全的IP资产组合,从而提供ASIL B Ready和ASIL D Ready认证、AEC-Q100测试以及TS 16949质量管理。更多信息,请访问:www.synopsys.com/ip-automoTIve和www.synopsys.com/autovdk。
关于DesignWare IP
新思科技(Synopsys)是一家为各种SoC设计提供高质量的、并经硅验证的IP解决方案的领先供应商,其丰富的DesignWare IP产品组合包括各种逻辑库、嵌入式存储器、嵌入式测试、模拟IP、有线和无线接口IP、安全IP、嵌入式处理器和子系统。为了加速原型设计、软件开发以及在SoC中集成IP,Synopsys的IP Accelerated 计划提供IP原型设计套件、IP软件开发套件以及IP子系统。Synopsys在IP质量、全面技术支持以及稳健IP开发方法方面的大量投资,使设计师能够降低集成风险,同时缩短上市时间。如需了解更多有关DesignWare IP的信息,请访问:http://www.synopsys.com/designware。
关于Synopsys
新思科技(Synopsys, Inc.,纳斯达克股票市场代码:SNPS)是多家创新公司在从芯片(Silicon)到软件(Software™)等多个领域内的合作伙伴,这些公司开发了我们每天所依赖的电子产品和软件应用。作为世界第16大软件公司,Synopsys长期以来一直是电子设计自动化(EDA)和半导体IP领域内的全球领导者,其在软件质量和安全解决方案领域内的领导力也正在提升。无论您是创造先进半导体产品的SoC设计人员,还是编写需要最高质量和安全性的应用软件开发人员,Synopsys都有开发各种创新的、高质量和安全的产品所需的解决方案。更多信息,请访问www.synopsys.com。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)