本文阐述了直流偏置电源对敏感模拟应用中所使用运算放大器 (op amp) 产生的影响,此外还涉及了电源排序及直流电源对输入失调电压的影响。另外,本文还介绍了一种通过线性稳压器(一般不具有追踪能力)轻松实施追踪分离电源的方法,以帮助最小化直流偏置电源带来的一些不利影响。
在许多运算放大器电路中,直流偏置电源会影响运算放大器的性能,特别是在与高位计数模数转换器 (ADC) 一起使用或者用于敏感传感器电路的信号调节时。直流偏置电源电压决定放大器的输入共模电压以及许多其他规范。
在上电期间,必须协调直流偏置电源的顺序来防止运算放大器锁闭。这样会毁坏、损坏或者阻止运算放大器正常运行。本文解释了追踪电源对运算放大器的重要性,并介绍了一种利用通常不具有追踪能力的线性稳压器轻松实施一个追踪分离电源的方法。
给一个运算放大器供电有两种常见方法。第一种也是最简单的一种方法是使用一个单一正电源,如图 1 (a) 所示。第二种方法是使用一个分离(双)电源(如图1 (b) 所示),其同时具有一个正电压和一个负电压。这种分离电源在许多模拟电路中都非常有用,因为它允许包括零电压电位的输入信号或者在正与负之间摇摆的输入信号。
图 1 运算放大器供电选项
不管使用哪一种方法,输入共模电压都由电源电压决定。输入共模电压只是两个电压的算术平均数。方程式 1 可用于计算输入共模电压,其中 VP 为正电压轨的值,而 VN 为负电压轨的值。
就一个单电源系统而言,VN 始终为零,因为运算放大器的负电源轨连接到接地电位。
方程式 1
利用图 1 所示数值,单电源运算放大器具有一个 7.5V 的输入共模电压,而分离电源运算放大器有一个 0V 的输入共模电压。
一些运算放大器可以工作在单电源结构也可以工作在分离电源结构中。一些运算放大器甚至可以同非对称分离电源(VP 大小与 VN 不等)一起工作。所有情况下,设计人员都需要验证运算放大器是否能够支持期望的电源配置结构。
另外,许多运算放大器都具有使用分离电源的特点。因此,如果一个运算放大器专为单电源结构中分离电源运行而设计,则可能会存在一些性能差异。
使用对称分离电源时,正负电压必须互相追踪,特别是在电路初次上电时。追踪电源是一种调节其输出电压至另一个电压或信号的电源。对于大多数运算放大器而言,正电源电压与负电源电压始终应该大小相等而极性相反。
另外,您也可以对负电源进行调节,使其与正电源大小相等而极性相反。两种方法都会产生相同的上电波形。
如果两个电源并非大小相等而极性相反,则运算放大器可在上电期间锁闭。锁闭可能会毁坏、损坏或者阻止运算放大器正常运行。
图 2 显示了一个典型运算放大器电源电路的示意图。此处,一个开关电源提供一个正 18V 和一个负 18V。两低压降 (LDO) 线性稳压器进一步将 ±18V 调节至 ±15V。该 LDO 一般安装在电源和运算放大器之间,旨在降低开关电源产生的高频开关噪声。LDO 具有较高的电源抑制(以比率表示,PSRR),其减弱了宽带频率下 LDO 输入的噪声。
图 2 运算放大器的典型电源结构
这样可帮助向运算放大器提供低噪声电源。运算放大器还具有自己的 PSRR,其一般在 80dB 以上。然而,运算放大器仅在数千赫兹带宽时具有高 PSRR,因此 LDO 用于提供高达数百千赫兹带宽的高 PSRR。
图 2 所示电路本身没有追踪能力。在上电期间,无法保证每个 LDO 与另一个 LDO 大小相等而极性相反。上电期间每个 LDO 的输出电压都由所有软启动电路、限流、负载电容、负载电流以及输入电压决定。
因此,在启动时两个电压大小不同而极性也不相反是有可能的。另外,LDO 上电并提供稳态的 DC 输出以后,它们仍然有可能大小不等,因为每个 LDO 都具有其自己的输出电压精度,而且反馈电阻会因其容差而稍微不同。
除上电期间的锁闭问题以外,如果每个电源的最终工作 DC 电压随时间而变化,则电源会对系统性能产生影响。电源输出会因线电压、负载电流变化和温度变化而不同。电源输出会在其精度规范内有所不同,其一般为额定输出电压的 3% 到 5%。
尽管这些电源电压的变化很小,但却会改变运算放大器的输入共模电压点,其通常被建模为运算放大器输入的额外补偿电压。因为运算放大器有高 PSRR,因此建模补偿电压等于输入共模电压变化值除以运算放大器的 PSRR。方程式 2可用于计算电源变化引起的运算放大器输入的补偿电压。
方程式 2
方程式 2 所示 PSRR 以分贝表示,其可在大多数运算放大器产品说明书中找到。方程式 2 给出了以运算放大器输入为参考的补偿电压。用方程式 2 所得结果乘以运算放大器增益,运算放大器输出可参考补偿电压。
由于运算放大器的 PSRR 进一步降低了电源的微小变化,因此您可能会错误地得出如下结论:电源电压的微小变化在系统中影响极小或者没有影响。作为一个定量举例,我们可对一个全差动运算放大器进行分析,其将信号缓冲至一个 24位 ADC。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)