三星代工厂宣布其3纳米节点已进入风险生产阶段。该公告标志着三星和半导体行业的一个重要里程碑。
3纳米GAA
三星最新的生产工艺技术是他们的4nm节点。该节点去年年底提高了产量。这是他们最后一个基于FinFET的前沿工艺技术,尽管不是他们计划中的最后一个。公司未来的领先技术节点将采用新的GAA FET架构。三星代工厂计划推出两种3nm GAA工艺——3GAE和3GAP。
第一代3GAE已进入风险生产阶段,将在年底或2023年实现量产。与他们的5nm工艺技术相比,3GAE可以降低高达45%的功耗,提高23%的性能,并且面积减少16%。
该公司的第二代产品3GAP预计将迅速跟进,并在明年年底前进入量产阶段。三星表示,与3GAE相同的5nm工艺相比,3GAP将降低高达50%的功耗,性能提升30%,面积减少35%。换句话说,与3GAE相比,3GAP应该降低大约10%的功耗、提升5.5%的性能同时减少22%的面积。但三星没有明确说明他们比较的是哪个5nm节点。他们推出了5LPE工艺,随后是5LPP。但按照惯例,三星通常将新节点与其第一代版本进行比较(例如,将4LPE与5LPE进行比较,将5LPE与7LPE进行比较)。因此,我们假设3GAE/P也不例外,这些PPA声明是针对第一代5nm工艺5LPE的。
在功率方面,从 FinFET到GAA的过渡据称可以降低高达50%的功率。自平面晶体管时代以来,我们还没有看到过如此大幅度的功耗降低。另一方面,就性能而言,这些数字偏高,但仅略高于一些先前的节点。对于第2代3GAP,性能和功率数据与我们对后续节点的预期基本一致,与5LPP或4LPP并无太大差异。
3GAP明确旨在扩展单位面积密度,而不是引入任何重大性能/功率改进。这是我们期望看到的。一种新的晶体管架构的首次推出,面积几乎没有什么改进,随后是设备优化和地址缩放。将面积减少转化为晶体管密度,第一代3GAE的密度提高了约1.2倍,3GAP的密度提高到1.54倍(仍超过5nm),这更接近于三星的全节点密度。
由于我们没有关于该过程的任何实际数据,因此很难给出确切的数字,但粗略估计,3GAE约为150 MTr/mm²,3GAP约为195 MTr/mm²。我们将能够更准确地确定公司开始披露有关流程本身和各种设计规则的更多信息的那些数字。按照估计数据,三星的3GAE将超过台积电的N5,但它完全有可能在密度方面与N4并驾齐驱。将于明年推出的3GAP可能与台积电的N3节点相当。
有关三星3nm GAA工艺的更多技术细节,我们将不得不等待他们提供。
3纳米片,不同宽度
三星称他们的晶体管为多桥通道FET (MBCFET),这是他们自己的纳米片风格。那么三星的3nm有多少纳米片呢?答案是3。他们最初的3纳米工艺技术将采用3个堆叠的纳米片。以前,在基于FinFET的节点上,单元的PPA是根据单元中鳍的数量来量化的,而在3GAA上,三片是固定的,但是,可以通过栅极宽度微调性能,以获得无限的理论PPA梯度。三星已经讨论了四种预定义的纳米片宽度,它们提供了密度和性能之间的权衡。
最宽的纳米片以1.6倍的附加电容提供1.7倍的频率。三星表示,这比等效的FinFET多鳍有更好的改进。
2nm和时间线
三星预计3GAE将在2023年开始生产移动处理器。3GAP将是3GAE的改进版本,并将在明年年底快速增长。三星表示,它希望将其所有生产知识从3nm转移到2nm。为此,三星表示预计2nm将在3GAP之后的两年内推出。他们的2纳米节点称为2GAP,计划于2025年进入量产阶段。
三星表示,2GAP将包括间距缩放以提高晶体管密度。此外,2GAP还将多添加一个纳米片,提供4个堆叠的纳米片,以提高驱动电流。
三星表示,他们正在为 2GAP 及其他产品进行多项金属化堆叠改进,包括用于低电阻和直接蚀刻金属互连的单晶粒金属。
编辑:黄飞
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)