什么是垂直导电结构,在MOS管中的知识

什么是垂直导电结构,在MOS管中的知识,第1张

MOSFET的原意是:MOS(Metal Oxide Semiconductor金属氧化物半导体),FET(Field Effect Transistor场效应晶体管),即以金属层(M)的栅极隔着氧化层(O)利用电场的效应来控制半导体(S)的场效应晶体管。

功率场效应晶体管也分为结型和绝缘栅型,但通常主要指绝缘栅型中的MOS型(Metal Oxide Semiconductor FET),简称功率MOSFET(Power MOSFET)。结型功率场效应晶体管一般称作静电感应晶体管(Static Induction Transistor——SIT)。其特点是用栅极电压来控制漏极电流,驱动电路简单,需要的驱动功率小,开关速度快,工作频率高,热稳定性优于GTR,但其电流容量小,耐压低,一般只适用于功率不超过10kW的电力电子装置。

2.功率MOSFET的结构和工作原理

功率MOSFET的种类:按导电沟道可分为P沟道和N沟道。按栅极电压幅值可分为;耗尽型;当栅极电压为零时漏源极之间就存在导电沟道,增强型;对于N(P)沟道器件,栅极电压大于(小于)零时才存在导电沟道,功率MOSFET主要是N沟道增强型。

2.1功率MOSFET的结构

功率MOSFET的内部结构和电气符号如图1所示;其导通时只有一种极性的载流子(多子)参与导电,是单极型晶体管。导电机理与小功率mos管相同,但结构上有较大区别,小功率MOS管是横向导电器件,功率MOSFET大都采用垂直导电结构,又称为VMOSFET(Vertical MOSFET),大大提高了MOSFET器件的耐压和耐电流能力。

按垂直导电结构的差异,又分为利用V型槽实现垂直导电的VVMOSFET和具有垂直导电双扩散MOS结构的VDMOSFET(Vertical Double-diffused MOSFET),本文主要以VDMOS器件为例进行讨论。

功率MOSFET为多元集成结构,如国际整流器公司(International Rectifier)的HEXFET采用了六边形单元;西门子公司(Siemens)的SIPMOSFET采用了正方形单元;摩托罗拉公司(Motorola)的TMOS采用了矩形单元按“品”字形排列。

2.2功率MOSFET的工作原理

截止:漏源极间加正电源,栅源极间电压为零。P基区与N漂移区之间形成的PN结J1反偏,漏源极之间无电流流过。

导电:在栅源极间加正电压UGS,栅极是绝缘的,所以不会有栅极电流流过。但栅极的正电压会将其下面P区中的空穴推开,而将P区中的少子—电子吸引到栅极下面的P区表面

当UGS大于UT(开启电压或阈值电压)时,栅极下P区表面的电子浓度将超过空穴浓度,使P型半导体反型成N型而成为反型层,该反型层形成N沟道而使PN结J1消失,漏极和源极导电。

2.3功率MOSFET的基本特性

2.3.1静态特性;其转移特性和输出特性如图2所示。

漏极电流ID和栅源间电压UGS的关系称为MOSFET的转移特性,ID较大时,ID与UGS的关系近似线性,曲线的斜率定义为跨导Gfs

MOSFET的漏极伏安特性(输出特性):截止区(对应于GTR的截止区);饱和区(对应于GTR的放大区);非饱和区(对应于GTR的饱和区)。电力MOSFET工作在开关状态,即在截止区和非饱和区之间来回转换。电力MOSFET漏源极之间有寄生二极管,漏源极间加反向电压时器件导通。电力MOSFET的通态电阻具有正温度系数,对器件并联时的均流有利。

2.3.2动态特性;其测试电路和开关过程波形如图3所示。

开通过程;开通延迟时间td(on) —up前沿时刻到uGS=UT并开始出现iD的时刻间的时间段;

上升时间tr— uGS从uT上升到MOSFET进入非饱和区的栅压UGSP的时间段;

iD稳态值由漏极电源电压UE和漏极负载电阻决定。UGSP的大小和iD的稳态值有关,UGS达到UGSP后,在up作用下继续升高直至达到稳态,但iD已不变。

开通时间ton—开通延迟时间与上升时间之和。

关断延迟时间td(off) —up下降到零起,Cin通过Rs和RG放电,uGS按指数曲线下降到UGSP时,iD开始减小为零的时间段。

下降时间tf— uGS从UGSP继续下降起,iD减小,到uGS晶闸管是两个双极型晶体管的组合,又加上因大面积带来的大电容,所以其dv/dt能力是较为脆弱的。对di/dt来说,它还存在一个导通区的扩展问题,所以也带来相当严格的限制。

功率MOSFET的情况有很大的不同。它的dv/dt及di/dt的能力常以每纳秒(而不是每微秒)的能力来估量。但尽管如此,它也存在动态性能的限制。这些我们可以从功率MOSFET的基本结构来予以理解。

图4是功率MOSFET的结构和其相应的等效电路。除了器件的几乎每一部分存在电容以外,还必须考虑MOSFET还并联着一个二极管。同时从某个角度看、它还存在一个寄生晶体管。(就像IGBT也寄生着一个晶闸管一样)。这几个方面,是研究MOSFET动态特性很重要的因素。

首先MOSFET结构中所附带的本征二极管具有一定的雪崩能力。通常用单次雪崩能力和重复雪崩能力来表达。当反向di/dt很大时,二极管会承受一个速度非常快的脉冲尖刺,它有可能进入雪崩区,一旦超越其雪崩能力就有可能将器件损坏。作为任一种PN结二极管来说,仔细研究其动态特性是相当复杂的。它们和我们一般理解PN结正向时导通反向时阻断的简单概念很不相同。当电流迅速下降时,二极管有一阶段失去反向阻断能力,即所谓反向恢复时间。PN结要求迅速导通时,也会有一段时间并不显示很低的电阻。在功率MOSFET中一旦二极管有正向注入,所注入的少数载流子也会增加作为多子器件的MOSFET的复杂性。

功率MOSFET的设计过程中采取措施使其中的寄生晶体管尽量不起作用。在不同代功率MOSFET中其措施各有不同,但总的原则是使漏极下的横向电阻RB尽量小。因为只有在漏极N区下的横向电阻流过足够电流为这个N区建立正偏的条件时,寄生的双极性晶闸管才开始发难。然而在严峻的动态条件下,因dv/dt通过相应电容引起的横向电流有可能足够大。此时这个寄生的双极性晶体管就会起动,有可能给MOSFET带来损坏。所以考虑瞬态性能时对功率MOSFET器件内部的各个电容(它是dv/dt的通道)都必须予以注意。

瞬态情况是和线路情况密切相关的,这方面在应用中应给予足够重视。对器件要有深入了解,才能有利于理解和分析相应的问题。

3.高压MOSFET原理与性能分析

在功率半导体器件中,MOSFET以高速、低开关损耗、低驱动损耗在各种功率变换,特别是高频功率变换中起着重要作用。在低压领域,MOSFET没有竞争对手,但随着MOS的耐压提高,导通电阻随之以2.4-2.6次方增长,其增长速度使MOSFET制造者和应用者不得不以数十倍的幅度降低额定电流,以折中额定电流、导通电阻和成本之间的矛盾。即便如此,高压MOSFET在额定结温下的导通电阻产生的导通压降仍居高不下,耐压500V以上的MOSFET的额定结温、额定电流条件下的导通电压很高,耐压800V以上的导通电压高得惊人,导通损耗占MOSFET总损耗的2/3-4/5,使应用受到极大限制。

3.1降低高压MOSFET导通电阻的原理与方法

3.1.1 不同耐压的MOSFET的导通电阻分布。不同耐压的MOSFET,其导通电阻中各部分电阻比例分布也不同。如耐压30V的MOSFET,其外延层电阻仅为总导通电阻的29%,耐压600V的MOSFET的外延层电阻则是总导通电阻的96.5%。由此可以推断耐压800V的MOSFET的导通电阻将几乎被外延层电阻占据。欲获得高阻断电压,就必须采用高电阻率的外延层,并增厚。这就是常规高压MOSFET结构所导致的高导通电阻的根本原因。

3.1.2 降低高压MOSFET导通电阻的思路。增加管芯面积虽能降低导通电阻,但成本的提高所付出的代价是商业品所不允许的。引入少数载流子导电虽能降低导通压降,但付出的代价是开关速度的降低并出现拖尾电流,开关损耗增加,失去了MOSFET的高速的优点。

以上两种办法不能降低高压MOSFET的导通电阻,所剩的思路就是如何将阻断高电压的低掺杂、高电阻率区域和导电通道的高掺杂、低电阻率分开解决。如除导通时低掺杂的高耐压外延层对导通电阻只能起增大作用外并无其他用途。这样,是否可以将导电通道以高掺杂较低电阻率实现,而在MOSFET关断时,设法使这个通道以某种方式夹断,使整个器件耐压仅取决于低掺杂的N-外延层。基于这种思想,1988年INFINEON推出内建横向电场耐压为600V的COOLMOS,使这一想法得以实现。内建横向电场的高压MOSFET的剖面结构及高阻断电压低导通电阻的示意图如图5所示。

与常规MOSFET结构不同,内建横向电场的MOSFET嵌入垂直P区将垂直导电区域的N区夹在中间,使MOSFET关断时,垂直的P与N之间建立横向电场,并且垂直导电区域的N掺杂浓度高于其外延区N-的掺杂浓度。

当VGS<VTH时,由于被电场反型而产生的N型导电沟道不能形成,并且D,S间加正电压,使MOSFET内部PN结反偏形成耗尽层,并将垂直导电的N区耗尽。这个耗尽层具有纵向高阻断电压,如图5(b)所示,这时器件的耐压取决于P与N-的耐压。因此N-的低掺杂、高电阻率是必需的。

当CGS>VTH时,被电场反型而产生的N型导电沟道形成。源极区的电子通过导电沟道进入被耗尽的垂直的N区中和正电荷,从而恢复被耗尽的N型特性,因此导电沟道形成。由于垂直N区具有较低的电阻率,因而导通电阻较常规MOSFET将明显降低。

通过以上分析可以看到:阻断电压与导通电阻分别在不同的功能区域。将阻断电压与导通电阻功能分开,解决了阻断电压与导通电阻的矛盾,同时也将阻断时的表面PN结转化为掩埋PN结,在相同的N-掺杂浓度时,阻断电压还可进一步提高。

3.2内建横向电场MOSFET的主要特性

3.2.1 导通电阻的降低。INFINEON的内建横向电场的MOSFET,耐压600V和800V,与常规MOSFET器件相比,相同的管芯面积,导通电阻分别下降到常规MOSFET的1/5, 1/10;相同的额定电流,导通电阻分别下降到1/2和约1/3。在额定结温、额定电流条件下,导通电压分别从12.6V,19.1V下降到6.07V,7.5V;导通损耗下降到常规MOSFET的1/2和1/3。由于导通损耗的降低,发热减少,器件相对较凉,故称COOLMOS。

3.2.2 封装的减小和热阻的降低。相同额定电流的COOLMOS的管芯较常规MOSFET减小到1/3和1/4,使封装减小两个管壳规格,如表1所示。

表1封装与电流、电压额定值

由于COOLMOS管芯厚度仅为常规MOSFET的1/3,使TO-220封装RTHJC从常规1℃/W降到0.6℃/W;额定功率从125W上升到208W,使管芯散热能力提高。

3.2.3 开关特性的改善。COOLMOS的栅极电荷与开关参数均优于常规MOSFET,很明显,由于QG,特别是QGD的减少,使COOLMOS的开关时间约为常规MOSFET的1/2;开关损耗降低约50%。关断时间的下降也与COOLMOS内部低栅极电阻(<1Ω=有关。

3.2.4 抗雪崩击穿能力与SCSOA。目前,新型的MOSFET无一例外地具有抗雪崩击穿能力。COOLMOS同样具有抗雪崩能力。在相同额定电流下,COOLMOS的IAS与ID25℃相同。但由于管芯面积的减小,IAS小于常规MOSFET,而具有相同管芯面积时,IAS和EAS则均大于常规MOSFET。

COOLMOS的最大特点之一就是它具有短路安全工作区(SCSOA),而常规MOS不具备这个特性。COOLMOS的SCSOA的获得主要是由于转移特性的变化和管芯热阻降低。COOLMOS的转移特性如图6所示。从图6可以看到,当VGS>8V时,COOLMOS的漏极电流不再增加,呈恒流状态。特别是在结温升高时,恒流值下降,在最高结温时,约为ID25℃的2倍,即正常工作电流的3-3.5倍。在短路状态下,漏极电流不会因栅极的15V驱动电压而上升到不可容忍的十几倍的ID25℃,使COOLMOS在短路时所耗散的功率限制在350V×2ID25℃,尽可能地减少短路时管芯发热。管芯热阻降低可使管芯产生的热量迅速地散发到管壳,抑制了管芯温度的上升速度。因此,COOLMOS可在正常栅极电压驱动,在0.6VDSS电源电压下承受10ΜS短路冲击,时间间隔大于1S,1000次不损坏,使COOLMOS可像IGBT一样,在短路时得到有效的保护。

3.3关于内建横向电场高压MOSFET发展现状

继INFINEON1988年推出COOLMOS后,2000年初ST推出500V类似于COOLMOS的内部结构,使500V,12A的MOSFET可封装在TO-220管壳内,导通电阻为0.35Ω,低于IRFP450的0.4Ω,电流额定值与IRFP450相近。IXYS也有使用COOLMOS技术的MOSFET。IR公司也推出了SUPPER220,SUPPER247封装的超级MOSFET,额定电流分别为35A,59A,导通电阻分别为0.082Ω,0.045Ω,150℃时导通压降约4.7V。从综合指标看,这些MOSFET均优于常规MOSFET,并不是因为随管芯面积增加,导通电阻就成比例地下降,因此,可以认为,以上的MOSFET一定存在类似横向电场的特殊结构,可以看到,设法降低高压MOSFET的导通压降已经成为现实,并且必将推动高压MOSFET的应用。

3.4 COOLMOS与IGBT的比较

600V、800V耐压的COOLMOS的高温导通压降分别约6V,7.5V,关断损耗降低1/2,总损耗降低1/2以上,使总损耗为常规MOSFET的40%-50%。常规600V耐压MOSFET导通损耗占总损耗约75%,对应相同总损耗超高速IGBT的平衡点达160KHZ,其中开关损耗占约75%。由于COOLMOS的总损耗降到常规MOSFET的40%-50%,对应的IGBT损耗平衡频率将由160KHZ降到约40KHZ,增加了MOSFET在高压中的应用。

从以上讨论可见,新型高压MOSFET使长期困扰高压MOSFET的导通压降高的问题得到解决;可简化整机设计,如散热器件体积可减少到原40%左右;驱动电路、缓冲电路简化;具备抗雪崩击穿能力和抗短路能力;简化保护电路并使整机可靠性得以提高。

4.功率MOSFET驱动电路

功率MOSFET是电压型驱动器件,没有少数载流子的存贮效应,输入阻抗高,因而开关速度可以很高,驱动功率小,电路简单。但功率MOSFET的极间电容较大,输入电容CISS、输出电容COSS和反馈电容CRSS与极间电容的关系可表述为:

功率MOSFET的栅极输入端相当于一个容性网络,它的工作速度与驱动源内阻抗有关。由于 CISS的存在,静态时栅极驱动电流几乎为零,但在开通和关断动态过程中,仍需要一定的驱动电流。假定开关管饱和导通需要的栅极电压值为VGS,开关管的开通时间TON包括开通延迟时间TD和上升时间TR两部分。

开关管关断过程中,CISS通过ROFF放电,COSS由RL充电,COSS较大,VDS(T)上升较慢,随着VDS(T)上升较慢,随着VDS(T)的升高COSS迅速减小至接近于零时,VDS(T)再迅速上升。

根据以上对功率MOSFET特性的分析,其驱动通常要求:触发脉冲要具有足够快的上升和下降速度;②开通时以低电阻力栅极电容充电,关断时为栅极提供低电阻放电回路,以提高功率MOSFET的开关速度;③为了使功率MOSFET可靠触发导通,触发脉冲电压应高于管子的开启电压,为了防止误导通,在其截止时应提供负的栅源电压;④功率开关管开关时所需驱动电流为栅极电容的充放电电流,功率管极间电容越大,所需电流越大,即带负载能力越大。

4.1几种MOSFET驱动电路介绍及分析

4.1.1不隔离的互补驱动电路。图7(a)为常用的小功率驱动电路,简单可靠成本低。适用于不要求隔离的小功率开关设备。图7(b)所示驱动电路开关速度很快,驱动能力强,为防止两个MOSFET管直通,通常串接一个0.5~1Ω小电阻用于限流,该电路适用于不要求隔离的中功率开关设备。这两种电路特点是结构简单。

功率MOSFET属于电压型控制器件,只要栅极和源极之间施加的电压超过其阀值电压就会导通。由于MOSFET存在结电容,关断时其漏源两端电压的突然上升将会通过结电容在栅源两端产生干扰电压。常用的互补驱动电路的关断回路阻抗小,关断速度较快,但它不能提供负压,故抗干扰性较差。为了提高电路的抗干扰性,可在此种驱动电路的基础上增加一级有V1、V2、R组成的电路,产生一个负压,电路原理图如图8所示。

当V1导通时,V2关断,两个MOSFET中的上管的栅、源极放电,下管的栅、源极充电,即上管关断,下管导通,则被驱动的功率管关断;反之V1关断时,V2导通,上管导通,下管关断,使驱动的管子导通。因为上下两个管子的栅、源极通过不同的回路充放电,包含有V2的回路,由于V2会不断退出饱和直至关断,所以对于S1而言导通比关断要慢,对于S2而言导通比关断要快,所以两管发热程度也不完全一样,S1比S2发热严重。

该驱动电路的缺点是需要双电源,且由于R的取值不能过大,否则会使V1深度饱和,影响关断速度,所以R上会有一定的损耗。

4.1.2隔离的驱动电路

(1)正激式驱动电路。电路原理如图9(a)所示,N3为去磁绕组,S2为所驱动的功率管。R2为防止功率管栅极、源极端电压振荡的一个阻尼电阻。因不要求漏感较小,且从速度方面考虑,一般R2较小,故在分析中忽略不计。

其等效电路图如图9(b)所示脉冲不要求的副边并联一电阻R1,它做为正激变换器的假负载,用于消除关断期间输出电压发生振荡而误导通。同时它还可以作为功率MOSFET关断时的能量泄放回路。该驱动电路的导通速度主要与被驱动的S2栅极、源极等效输入电容的大小、S1的驱动信号的速度以及S1所能提供的电流大小有关。由仿真及分析可知,占空比D越小、R1越大、L越大,磁化电流越小,U1值越小,关断速度越慢。该电路具有以下优点:

①电路结构简单可靠,实现了隔离驱动。

②只需单电源即可提供导通时的正、关断时负压。

③占空比固定时,通过合理的参数设计,此驱动电路也具有较快的开关速度。

该电路存在的缺点:一是由于隔离变压器副边需要噎嗝假负载防振荡,故电路损耗较大;二是当占空比变化时关断速度变化较大。脉宽较窄时,由于是储存的能量减少导致MOSFET栅极的关断速度变慢。

(2)有隔离变压器的互补驱动电路。如图10所示,V1、V2为互补工作,电容C起隔离直流的作用,T1为高频、高磁率的磁环或磁罐。

导通时隔离变压器上的电压为(1-D)Ui、关断时为D Ui,若主功率管S可靠导通电压为12V,而隔离变压器原副边匝比N1/N2为12/[(1-D)Ui]。为保证导通期间GS电压稳定C值可稍取大些。该电路具有以下优点:

①电路结构简单可靠,具有电气隔离作用。当脉宽变化时,驱动的关断能力不会随着变化。

②该电路只需一个电源,即为单电源工作。隔直电容C的作用可以在关断所驱动的管子时提供一个负压,从而加速了功率管的关断,且有较高的抗干扰能力。

但该电路存在的一个较大缺点是输出电压的幅值会随着占空比的变化而变化。当D较小时,负向电压小,该电路的抗干扰性变差,且正向电压较高,应该注意使其幅值不超过MOSFET栅极的允许电压。当D大于0.5时驱动电压正向电压小于其负向电压,此时应该注意使其负电压值不超过MOAFET栅极允许电压。所以该电路比较适用于占空比固定或占空比变化范围不大以及占空比小于0.5的场合。

(3)集成芯片UC3724/3725构成的驱动电路

电路构成如图11所示。其中UC3724用来产生高频载波信号,载波频率由电容CT和电阻RT决定。一般载波频率小于600kHz,4脚和6脚两端产生高频调制波,经高频小磁环变压器隔离后送到UC3725芯片7、8两脚经UC3725进行调制后得到驱动信号,UC3725内部有一肖特基整流桥同时将7、8脚的高频调制波整流成一直流电压供驱动所需功率。一般来说载波频率越高驱动延时越小,但太高抗干扰变差;隔离变压器磁化电感越大磁化电流越小,UC3724发热越少,但太大使匝数增多导致寄生参数影响变大,同样会使抗干扰能力降低。根据实验数据得出:对于开关频率小于100kHz的信号一般取(400~500)kHz载波频率较好,变压器选用较高磁导如5K、7K等高频环形磁芯,其原边磁化电感小于约1毫亨左右为好。这种驱动电路仅适合于信号频率小于100kHz的场合,因信号频率相对载波频率太高的话,相对延时太多,且所需驱动功率增大,UC3724和UC3725芯片发热温升较高,故100kHz以上开关频率仅对较小极电容的MOSFET才可以。对于1kVA左右开关频率小于100kHz的场合,它是一种良好的驱动电路。该电路具有以下特点:单电源工作,控制信号与驱动实现隔离,结构简单尺寸较小,尤其适用于占空比变化不确定或信号频率也变化的场合。

场效应管的作用

1.场效应管可应用于放大。由于场效应管放大器的输入阻抗很高,因此耦合电容可以容量较小,不必使用电解电容器。

2.场效应管很高的输入阻抗非常适合作阻抗变换。常用于多级放大器的输入级作阻抗变换。

3.场效应管可以用作可变电阻。

4.场效应管可以方便地用作恒流源。

5.场效应管可以用作电子开关。

场效应管是场效应晶体管(Field Effect Transistor缩写(FET))的简称。主要有两种类型(junction FET—JFET)和金属 - 氧化物半导体场效应管(metal-oxide semiconductor FET,简称MOS-FET)。由多数载流子参与导电,也称为单极型晶体管。它属于电压控制型半导体器件。具有输入电阻高(107~1015Ω)、噪声小、功耗低、动态范围大、易于集成、没有二次击穿现象、安全工作区域宽等优点,现已成为双极型晶体管和功率晶体管的强大竞争者。

向左转|向右转

一、工作原理

场效应管工作原理用一句话说,就是“漏极-源极间流经沟道的ID,用以栅极与沟道间的pn结形成的反偏的栅极电压控制ID”。更正确地说,ID流经通路的宽度,即沟道截面积,它是由pn结反偏的变化,产生耗尽层扩展变化控制的缘故。在VGS=0的非饱和区域,表示的过渡层的扩展因为不很大,根据漏极-源极间所加VDS的电场,源极区域的某些电子被漏极拉去,即从漏极向源极有电流ID流动。从门极向漏极扩展的过度层将沟道的一部分构成堵塞型,ID饱和。将这种状态称为夹断。这意味着过渡层将沟道的一部分阻挡,并不是电流被切断。

在过渡层由于没有电子、空穴的自由移动,在理想状态下几乎具有绝缘特性,通常电流也难流动。但是此时漏极-源极间的电场,实际上是两个过渡层接触漏极与门极下部附近,由于漂移电场拉去的高速电子通过过渡层。因漂移电场的强度几乎不变产生ID的饱和现象。其次,VGS向负的方向变化,让VGS=VGS(off),此时过渡层大致成为覆盖全区域的状态。而且VDS的电场大部分加到过渡层上,将电子拉向漂移方向的电场,只有靠近源极的很短部分,这更使电流不能流通。

1、MOS场效应管电源开关电路

MOS场效应管也被称为金属氧化物半导体场效应管(MetalOxideSemiconductor FieldEffect Transistor, MOSFET)。它一般有耗尽型和增强型两种。增强型MOS场效应管可分为NPN型PNP型。NPN型通常称为N沟道型,PNP型也叫P沟道型。对于N沟道的场效应管其源极和漏极接在N型半导体上,同样对于P沟道的场效应管其源极和漏极则接在P型半导体上。场效应管的输出电流是由输入的电压(或称电场)控制,可以认为输入电流极小或没有输入电流,这使得该器件有很高的输入阻抗,同时这也是我们称之为场效应管的原因。

在二极管加上正向电压(P端接正极,N端接负极)时,二极管导通,其PN结有电流通过。这是因为在P型半导体端为正电压时,N型半导体内的负电子被吸引而涌向加有正电压的P型半导体端,而P型半导体端内的正电子则朝N型半导体端运动,从而形成导通电流。同理,当二极管加上反向电压(P端接负极,N端接正极)时,这时在P型半导体端为负电压,正电子被聚集在P型半导体端,负电子则聚集在N型半导体端,电子不移动,其PN结没有电流通过,二极管截止。在栅极没有电压时,由前面分析可知,在源极与漏极之间不会有电流流过,此时场效应管处与截止状态(图7a)。当有一个正电压加在N沟道的MOS场效应管栅极上时,由于电场的作用,此时N型半导体的源极和漏极的负电子被吸引出来而涌向栅极,但由于氧化膜的阻挡,使得电子聚集在两个N沟道之间的P型半导体中(见图7b),从而形成电流,使源极和漏极之间导通。可以想像为两个N型半导体之间为一条沟,栅极电压的建立相当于为它们之间搭了一座桥梁,该桥的大小由栅压的大小决定。

2、C-MOS场效应管(增强型MOS场效应管)

电路将一个增强型P沟道MOS场效应管和一个增强型N沟道MOS场效应管组合在一起使用。当输入端为低电平时,P沟道MOS场效应管导通,输出端与电源正极接通。当输入端为高电平时,N沟道MOS场效应管导通,输出端与电源地接通。在该电路中,P沟道MOS场效应管和N沟道MOS场效应管总是在相反的状态下工作,其相位输入端和输出端相反。通过这种工作方式我们可以获得较大的电流输出。同时由于漏电流的影响,使得栅压在还没有到0V,通常在栅极电压小于1到2V时,MOS场效应管既被关断。不同场效应管其关断电压略有不同。也正因为如此,使得该电路不会因为两管同时导通而造成电源短路。

二、作用

1、场效应管可应用于放大。由于场效应管放大器的输入阻抗很高,因此耦合电容可以容量较小,不必使用电解电容器。

2、场效应管很高的输入阻抗非常适合作阻抗变换。常用于多级放大器的输入级作阻抗变换。

3、场效应管可以用作可变电阻。

4、场效应管可以方便地用作恒流源。

5、场效应管可以用作电子开关。

[编辑本段]场效应管 根据三极管的原理开发出的新一代放大元件,有3个极性,栅极,漏极,源极,它的特点是栅极的内阻极高,采用二氧化硅材料的可以达到几百兆欧,属于电压控制型器件。 [编辑本段]1.概念: 场效应管场效应晶体管(Field Effect Transistor缩写(FET))简称场效应管.由多数载流子参与导电,也称为单极型晶体管.它属于电压控制型半导体器件.

特点:

具有输入电阻高(100MΩ~1 000MΩ)、噪声小、功耗低、动态范围大、易于集成、没有二次击穿现象、安全工作区域宽、热稳定性好等优点,现已成为双极型晶体管和功率晶体管的强大竞争者.

作用:

场效应管可应用于放大.由于场效应管放大器的输入阻抗很高,因此耦合电容可以容量较小,不必使用电解电容器.

场效应管可以用作电子开关.

场效应管很高的输入阻抗非常适合作阻抗变换.常用于多级放大器的输入级作阻抗变换.场效应管可以用作可变电阻.场效应管可以方便地用作恒流源. [编辑本段]2.场效应管的分类: 场效应管分结型、绝缘栅型(MOS)两大类

按沟道材料:结型和绝缘栅型各分N沟道和P沟道两种.

按导电方式:耗尽型与增强型,结型场效应管均为耗尽型,绝缘栅型场效应管既有耗尽型的,也有增强型的。

场效应晶体管可分为结场效应晶体管和MOS场效应晶体管,而MOS场效应晶体管又分为N沟耗尽型和增强型P沟耗尽型和增强型四大类. [编辑本段]3.场效应管的主要参数 :

Idss — 饱和漏源电流.是指结型或耗尽型绝缘栅场效应管中,栅极电压UGS=0时的漏源电流.

Up — 夹断电压.是指结型或耗尽型绝缘栅场效应管中,使漏源间刚截止时的栅极电压.

Ut — 开启电压.是指增强型绝缘栅场效管中,使漏源间刚导通时的栅极电压.

gM — 跨导.是表示栅源电压UGS — 对漏极电流ID的控制能力,即漏极电流ID变化量与栅源电压UGS变化量的比值.gM 是衡量场效应管放大能力的重要参数.

BVDS — 漏源击穿电压.是指栅源电压UGS一定时,场效应管正常工作所能承受的最大漏源电压.这是一项极限参数,加在场效应管上的工作电压必须小于BVDS.

PDSM — 最大耗散功率,也是一项极限参数,是指场效应管性能不变坏时所允许的最大漏源耗散功率.使用时,场效应管实际功耗应小于PDSM并留有一定余量.

IDSM — 最大漏源电流.是一项极限参数,是指场效应管正常工作时,漏源间所允许通过的最大电流.场效应管的工作电流不应超过IDSM

Cds---漏-源电容

Cdu---漏-衬底电容

Cgd---栅-漏电容

Cgs---漏-源电容

Ciss---栅短路共源输入电容

Coss---栅短路共源输出电容

Crss---栅短路共源反向传输电容

D---占空比(占空系数,外电路参数)

di/dt---电流上升率(外电路参数)

dv/dt---电压上升率(外电路参数)

ID---漏极电流(直流)

IDM---漏极脉冲电流

ID(on)---通态漏极电流

IDQ---静态漏极电流(射频功率管)

IDS---漏源电流

IDSM---最大漏源电流

IDSS---栅-源短路时,漏极电流

IDS(sat)---沟道饱和电流(漏源饱和电流)

IG---栅极电流(直流)

IGF---正向栅电流

IGR---反向栅电流

IGDO---源极开路时,截止栅电流

IGSO---漏极开路时,截止栅电流

IGM---栅极脉冲电流

IGP---栅极峰值电流

IF---二极管正向电流

IGSS---漏极短路时截止栅电流

IDSS1---对管第一管漏源饱和电流

IDSS2---对管第二管漏源饱和电流

Iu---衬底电流

Ipr---电流脉冲峰值(外电路参数)

gfs---正向跨导

Gp---功率增益

Gps---共源极中和高频功率增益

GpG---共栅极中和高频功率增益

GPD---共漏极中和高频功率增益

ggd---栅漏电导

gds---漏源电导

K---失调电压温度系数

Ku---传输系数

L---负载电感(外电路参数)

LD---漏极电感

Ls---源极电感

rDS---漏源电阻

rDS(on)---漏源通态电阻

rDS(of)---漏源断态电阻

rGD---栅漏电阻

rGS---栅源电阻

Rg---栅极外接电阻(外电路参数)

RL---负载电阻(外电路参数)

R(th)jc---结壳热阻

R(th)ja---结环热阻

PD---漏极耗散功率

PDM---漏极最大允许耗散功率

PIN--输入功率

POUT---输出功率

PPK---脉冲功率峰值(外电路参数)

to(on)---开通延迟时间

td(off)---关断延迟时间

ti---上升时间

ton---开通时间

toff---关断时间

tf---下降时间

trr---反向恢复时间

Tj---结温

Tjm---最大允许结温

Ta---环境温度

Tc---管壳温度

Tstg---贮成温度

VDS---漏源电压(直流)

VGS---栅源电压(直流)

VGSF--正向栅源电压(直流)

VGSR---反向栅源电压(直流)

VDD---漏极(直流)电源电压(外电路参数)

VGG---栅极(直流)电源电压(外电路参数)

Vss---源极(直流)电源电压(外电路参数)

VGS(th)---开启电压或阀电压

V(BR)DSS---漏源击穿电压

V(BR)GSS---漏源短路时栅源击穿电压

VDS(on)---漏源通态电压

VDS(sat)---漏源饱和电压

VGD---栅漏电压(直流)

Vsu---源衬底电压(直流)

VDu---漏衬底电压(直流)

VGu---栅衬底电压(直流)

Zo---驱动源内阻

η---漏极效率(射频功率管)

Vn---噪声电压

aID---漏极电流温度系数

ards---漏源电阻温度系数 [编辑本段]4.结型场效应管的管脚识别:

判定栅极G:将万用表拨至R×1k档,用万用表的负极任意接一电极,另一只表笔依次去接触其余的两个极,测其电阻.若两次测得的电阻值近似相等,则负表笔所接触的为栅极,另外两电极为漏极和源极.漏极和源极互换,若两次测出的电阻都很大,则为N沟道若两次测得的阻值都很小,则为P沟道.

判定源极S、漏极D:

在源-漏之间有一个PN结,因此根据PN结正、反向电阻存在差异,可识别S极与D极.用交换表笔法测两次电阻,其中电阻值较低(一般为几千欧至十几千欧)的一次为正向电阻,此时黑表笔的是S极,红表笔接D极. [编辑本段]5.场效应管与晶体三极管的比较 场效应管是电压控制元件,而晶体管是电流控制元件.在只允许从信号源取较少电流的情况下,应选用场效应管而在信号电压较低,又允许从信号源取较多电流的条件下,应选用晶体管.

晶体三极管与场效应管工作原理完全不同,但是各极可以近似对应以便于理解和设计:

晶体管: 基极 发射极 集电极

场效应管 : 栅极 源极 漏极

要注意的是,晶体管(NPN型)设计发射极电位比基极电位低(约0.6V),场效应管源极电位比栅极电位高(约0.4V)。

场效应管是利用多数载流子导电,所以称之为单极型器件,而晶体管是即有多数载流子,也利用少数载流子导电,被称之为双极型器件.

有些场效应管的源极和漏极可以互换使用,栅压也可正可负,灵活性比晶体管好.

场效应管能在很小电流和很低电压的条件下工作,而且它的制造工艺可以很方便地把很多场效应管集成在一块硅片上,因此场效应管在大规模集成电路中得到了广泛的应用.

一、场效应管的结构原理及特性 场效应管有结型和绝缘栅两种结构,每种结构又有N沟道和P沟道两种导电沟道。

1、结型场效应管(JFET)

(1)结构原理 它的结构及符号见图1。在N型硅棒两端引出漏极D和源极S两个电极,又在硅棒的两侧各做一个P区,形成两个PN结。在P区引出电极并连接起来,称为栅极Go这样就构成了N型沟道的场效应管

图1、N沟道结构型场效应管的结构及符号

由于PN结中的载流子已经耗尽,故PN基本上是不导电的,形成了所谓耗尽区,从图1中可见,当漏极电源电压ED一定时,如果栅极电压越负,PN结交界面所形成的耗尽区就越厚,则漏、源极之间导电的沟道越窄,漏极电流ID就愈小;反之,如果栅极电压没有那么负,则沟道变宽,ID变大,所以用栅极电压EG可以控制漏极电流ID的变化,就是说,场效应管是电压控制元件。

(2)特性曲线

1)转移特性

图2(a)给出了N沟道结型场效应管的栅压---漏流特性曲线,称为转移特性曲线,它和电子管的动态特性曲线非常相似,当栅极电压VGS=0时的漏源电流。用IDSS表示。VGS变负时,ID逐渐减小。ID接近于零的栅极电压称为夹断电压,用VP表示,在0≥VGS≥VP的区段内,ID与VGS的关系可近似表示为:

ID=IDSS(1-|VGS/VP|)

其跨导gm为:gm=(△ID/△VGS)|VDS=常微(微欧)|

式中:△ID------漏极电流增量(微安)

------△VGS-----栅源电压增量(伏)

图2、结型场效应管特性曲线

2)漏极特性(输出特性)

图2(b)给出了场效应管的漏极特性曲线,它和晶体三极管的输出特性曲线 很相似。

①可变电阻区(图中I区)在I区里VDS比较小,沟通电阻随栅压VGS而改变,故称为可变电阻区。当栅压一定时,沟通电阻为定值,ID随VDS近似线性增大,当VGS<VP时,漏源极间电阻很大(关断)。IP=0;当VGS=0时,漏源极间电阻很小(导通),ID=IDSS。这一特性使场效应管具有开关作用。

②恒流区(区中II区)当漏极电压VDS继续增大到VDS>|VP|时,漏极电流,IP达到了饱和值后基本保持不变,这一区称为恒流区或饱和区,在这里,对于不同的VGS漏极特性曲线近似平行线,即ID与VGS成线性关系,故又称线性放大区。

③击穿区(图中Ⅲ区)如果VDS继续增加,以至超过了PN结所能承受的电压而被击穿,漏极电流ID突然增大,若不加限制措施,管子就会烧坏。

2、绝缘栅场效应管

它是由金属、氧化物和半导体所组成,所以又称为金属---氧化物---半导体场效应管,简称MOS场效应管。

(1)结构原理

它的结构、电极及符号见图3所示,以一块P型薄硅片作为衬底,在它上面扩散两个高杂质的N型区,作为源极S和漏极D。在硅片表覆盖一层绝缘物,然后再用金属铝引出一个电极G(栅极)由于栅极与其它电极绝缘,所以称为绝缘栅场面效应管。

图3、N沟道(耗尽型)绝缘栅场效应管结构及符号

在制造管子时,通过工艺使绝缘层中出现大量正离子,故在交界面的另一侧能感应出较多的负电荷,这些负电荷把高渗杂质的N区接通,形成了导电沟道,即使在VGS=0时也有较大的漏极电流ID。当栅极电压改变时,沟道内被感应的电荷量也改变,导电沟道的宽窄也随之而变,因而漏极电流ID随着栅极电压的变化而变化。

场效应管的式作方式有两种:当栅压为零时有较大漏极电流的称为耗散型,当栅压为零,漏极电流也为零,必须再加一定的栅压之后才有漏极电流的称为增强型。

(2)特性曲线

1)转移特性(栅压----漏流特性)

图4(a)给出了N沟道耗尽型绝缘栅场效应管的转移行性曲线,图中Vp为夹断电压(栅源截止电压);IDSS为饱和漏电流。

图4(b)给出了N沟道增强型绝缘栅场效管的转移特性曲线,图中Vr为开启电压,当栅极电压超过VT时,漏极电流才开始显著增加。

2)漏极特性(输出特性)

图5(a)给出了N沟道耗尽型绝缘栅场效应管的输出特性曲线。

图5(b)为N沟道增强型绝缘栅场效应管的输出特性曲线 。

图4、N沟道MOS场效管的转移特性曲线

图5、N沟道MOS场效应管的输出特性曲线

此外还有N衬底P沟道(见图1)的场效应管,亦分为耗尽型号增强型两种,

各种场效应器件的分类,电压符号和主要伏安特性(转移特性、输出特性) 二、场效应管的主要参数

1、夹断电压VP

当VDS为某一固定数值,使IDS等于某一微小电流时,栅极上所加的偏压VGS就是夹断电压VP。

2、饱和漏电流IDSS

在源、栅极短路条件下,漏源间所加的电压大于VP时的漏极电流称为IDSS。

3、击穿电压BVDS

表示漏、源极间所能承受的最大电压,即漏极饱和电流开始上升进入击穿区时对应的VDS。

4、直流输入电阻RGS

在一定的栅源电压下,栅、源之间的直流电阻,这一特性有以流过栅极的电流来表示,结型场效应管的RGS可达1000000000欧而绝缘栅场效应管的RGS可超过10000000000000欧。

5、低频跨导gm

漏极电流的微变量与引起这个变化的栅源电压微数变量之比,称为跨导,即

gm= △ID/△VGS

它是衡量场效应管栅源电压对漏极电流控制能力的一个参数,也是衡量放大作用的重要参数,此参灵敏常以栅源电压变化1伏时,漏极相应变化多少微安(μA/V)或毫安(mA/V)来表示

-------------------------------------------------------------------------------------------

金属氧化物半导体场效应三极管的基本工作原理是靠半导体表面的电场效应,在半导体中感生出导电沟道来进行工作的。当栅 g 电压vg 增大时, p 型半导体表面的多数载流子枣空穴减少、耗尽,而电子积累到反型。当表面达到反型时,电子积累层将在 n+ 源区 s 和 n+ 漏区 d 形成导电沟道。当 vds ≠ 0 时,源漏电极有较大的电流ids流过。使半导体表面达到强反型时所需加的栅源电压称为阈值电压vt。当 vgs>vt并取不同数值时,反型层的导电能力将改变,在的vds下也将产生不同的ids, 实现栅源电压vgs对源漏电流ids的控制。

场效应管(fet)是电场效应控制电流大小的单极型半导体器件。在其输入端基本不取电流或电流极小,具有输入阻抗高、噪声低、热稳定性好、制造工艺简单等特点,在大规模和超大规模集成电路中被应用。

fet和双极型三极管相类似,电极对应关系是b®g、e®s、c®d;由fet组成的放大电路也和三极管放大电路相类似,三极管放大电路基极回路一个偏置电流(偏流),而fet放大电路的场效应管栅极没有电流,fet放大电路的栅极回路一个合适的偏置电压(偏压)。

fet组成的放大电路和三极管放大电路的主要区别:场效应管是电压控制型器件,靠栅源的电压变化来控制漏极电流的变化,放大作用以跨导来;三极管是电流控制型器件,靠基极电流的变化来控制集电极电流的变化,放大作用由电流放大倍数来。

场效应管放大电路分为共源、共漏、共栅极三种组态。在分析三种组态时,可与双极型三极管的共射、共集、共基对照,体会二者间的相似与区别之处。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/8736763.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-04-20
下一篇 2023-04-20

发表评论

登录后才能评论

评论列表(0条)

保存