一、半导体中名词“wafer”“chip”“die”中文名字和用途
①wafer——晶圆
wafer 即为图片所示的晶圆,由纯硅(Si)构成。一般分为6英寸、8英寸、12英寸规格不等,晶片就是基于这个wafer上生产出来的。晶圆是指硅半导体集成电路制作所用的硅晶片,由于其形状为圆形,故称为晶圆;在硅晶片上可加工制作成各种电路元件结构,而成为有特定电性功能的集成电路产品。
②chip——芯片
一片载有Nand Flash晶圆的wafer,wafer首先经过切割,然后测试,将完好的、稳定的、足容量的die取下,封装形成日常所见的Nand Flash芯片(chip)。芯片一般主要含义是作为一种载体使用,并且集成电路经过很多道复杂的设计工序之后所产生的一种结果。
③die——晶粒
Wafer上的一个小块,就是一个晶片晶圆体,学名die,封装后就成为一个颗粒。晶粒是组成多晶体的外形不规则的小晶体,而每个晶粒有时又有若干个位向稍有差异的亚晶粒所组成。晶粒的平均直径通常在0.015~0.25mm范围内,而亚晶粒的平均直径通常为0.001mm数量级。
二、半导体中名词“wafer”“chip”“die”的联系和区别
①材料来源方面的区别
以硅工艺为例,一般把整片的硅片叫做wafer,通过工艺流程后每一个单元会被划片,封装。在封装前的单个单元的裸片叫做die。chip是对芯片的泛称,有时特指封装好的芯片。
②品质方面的区别
品质合格的die切割下去后,原来的晶圆就成了下图的样子,就是挑剩下的Downgrade Flash Wafer。这些残余的die,其实是品质不合格的晶圆。被抠走的部分,也就是黑色的部分,是合格的die,会被原厂封装制作为成品NAND颗粒,而不合格的部分,也就是图中留下的部分则当做废品处理掉。
③大小方面的区别
封装前的单个单元的裸片叫做die。chip是对芯片的泛称,有时特指封装好的芯片。cell也是单元,但是比die更加小 cell <die<chip。
扩展资料
一、半导体基本介绍
半导体指常温下导电性能介于导体与绝缘体之间的材料。半导体在消费电子、通信系统、医疗仪器等领域有广泛应用。如二极管就是采用半导体制作的器件。无论从科技或是经济发展的角度来看,半导体的重要性都是非常巨大的。
今日大部分的电子产品,如计算机、移动电话或是数字录音机当中的核心单元都和半导体有着极为密切的关连。常见的半导体材料有硅、锗、砷化镓等,而硅更是各种半导体材料中,在商业应用上最具有影响力的一种。
半导体芯片的制造过程可以分为沙子原料(石英)、硅锭、晶圆、光刻,蚀刻、离子注入、金属沉积、金属层、互连、晶圆测试与切割、核心封装、等级测试、包装等诸多步骤,而且每一步里边又包含更多细致的过程。
cvd:Chemical Vapor Deposition 化学气相沉积,众多薄膜沉积技术中的一种。pvd:(Vapor ),指利用物理过程实现物质转移,将原子或分子由源转移到基材表面上的过程。ALD:原子层沉积。拓展由于低温沉积、薄膜纯度以及绝佳覆盖率等固有优点,ALD(原子层淀积)技术早从21世纪初即开始应用于半导体加工制造。DRAM电容的高k介电质沉积率先采用此技术,但近来ALD在其它半导体工艺领域也已发展出愈来愈广泛的应用。DP:digital power,数字电源;
DA:die attach, 焊片;
FC:flip chip,倒装。
半导体封装简介:
1、半导体生产流程由晶圆制造、晶圆测试、芯片封装和封装后测试组成。半导体封装是指将通过测试的晶圆按照产品型号及功能需求加工得到独立芯片的过程。
2、封装过程为:来自晶圆前道工艺的晶圆通过划片工艺后,被切割为小的晶片(Die),然后将切割好的晶片用胶水贴装到相应的基板(引线框架)架的小岛上,再利用超细的金属(金、锡、铜、铝)导线或者导电性树脂将晶片的接合焊盘(Bond Pad)连接到基板的相应引脚(Lead),并构成所要求的电路;然后再对独立的晶片用塑料外壳加以封装保护,塑封之后,还要进行一系列 *** 作,如后固化(Post Mold Cure)、切筋和成型(Trim&Form)、电镀(Plating)以及打印等工艺。
3、封装完成后进行成品测试,通常经过入检(Incoming)、测试(Test)和包装(Packing)等工序,最后入库出货。
4、典型的封装工艺流程为:划片、装片、键合、塑封、去飞边、电镀、打印、切筋和成型,外观检查、成品测试、包装出货。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)