-
为什么说高速信号走线越短越好
最近有小伙伴咨询,为什么高速信号PCB走线越短越好,怎么取舍。因为在PCB实际设计中就会发现这句话的问题,因为最终这句话要想用于实际布线,那么就要计算和取舍了,越短越好,谁都知道,如何判断多短合适,总
-
硬件工程师谈高速PCB信号走线规则TOP9
规则一:高速信号走线屏蔽规则在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。规则二:高速信
-
高速信号仿真在定位接收机设计中的应用
1 引言高灵敏度卫星定位接收机主要由天线、射频模块、基带模块、pvt解算模块与通信及应用模块组成。如图1所示。图1 接收机结构框图卫星信号(中心频率为gps、galileo l1波段1575.42mh
-
如何通过高速PCB来控制EMI问题
随着,信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的光注。高速PCB设计的成功,对EMI的贡献越来越受到重视,几乎60%的EMI问题可以通过高速PCB来控制解决。规
-
汽车音响导航系统中DDR高速信号的PCB设计
在以往汽车音响的系统设计当中, 一块PCB上的最高时钟频率在30~50MHz已经算是很高了,而现在多数PCB的时钟频率超过100MHz,有的甚至达到了GHz数量级。为此,传统的以网表驱动的串行式设计方
-
高速PCB设计中走线屏蔽的各项规则解析
规则一:高速信号走线屏蔽规则在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。规则二:高速信
-
高速信号走线规则教程
高速信号走线规则教程随着信号上升沿时间的减小,信号频率的提高,电子产品的EMI问题,也来越受到电子工程师的关注。高速PCB设计的成功,对EMI的贡献越来越受到重视,几乎60%的EMI问题可以通过高速
-
多高的频率才算高速信号?
多高的频率才算高速信号?当信号的上升下降沿时间对于数字电路,关键是看信号的边沿陡峭程度,即信号的上升、下降时间,信号从10%上升到90%的时间小于6倍导线延时,就是高速信号!即使8KHz的方波信
-
EMC设计指南之四大常被忽略的EMC设计要点
下面列举出四项很重要却常常被忽略的EMC设计指南。设计指南1设计指南1:最小化高频信号和电源环路面积最小化高频信号和电源的环路面积几乎在所有的EMC设计指南中都有提到,但却常常被忽略。部分新手甚至不知
-
焊盘对高速信号的影响
焊盘对高速信号的影响焊盘对高速信号有的影响,它的影响类似器件的封装对器件的影响上。详细的分析,信号从 IC 内出来以后,经过绑定线,管脚,封装外壳,焊盘,焊锡到达传输线,这个过程中的所有关节都会影响信
-
如何解决高速信号的手工布线和自动布线之间的矛盾
如何解决高速信号的手工布线和自动布线之间的矛盾现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家 EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。 例如,
-
高速通信PCB的过孔优化解决方案
本文介绍了在高速通信PCB中的一种特殊的过孔设计方案。针对通信卡的特点,研究和分析了如何设计一种过孔,使之既能适用于高速SERDES信号,又能满足大电流的需求。在本文中根据实际项目情况,设计了一种符合