allegro有哪些文件类型

allegro有哪些文件类型,第1张

可打开BRD文件的软件: CadSoft EAGLE, CadSoft EAGLE Light Edition, Cadence Allegro PCB Designer, Cadence Allegro Free Physical Viewer, KiCad。

文件扩展名.BRD

文件类型:EAGLE电路板文件

类别:数据文件

软件:可打开BRD文件的软件: CadSoft EAGLE, CadSoft EAGLE Light Edition, Cadence Allegro PCB Designer, Cadence Allegro Free Physical Viewer, KiCad。

描述:由鹰,用于原理图捕获和PCB设计的应用程序神做中创建的CAD文件,与EAGLE PCB编辑器中创建并用于开发设计模板电路,可以保存在格柏钻孔数据格式,可以使用CAM (计算机辅助制造)的方案。

BRD文件可以与游离的EAGLE简化版,这是在CadSoft公司网站提供供下载的观看。

注:老鹰简称“容易应用图形布局编辑器。

<H1 >其他BRD格式: </H1 >由Cadence Allegro印制电路板设计,印刷电路板设计程序创建的CAD文件,包含电子电路的示意图可氏判以输出到多种行业标准的PCB格式(如格柏)或到.PDF文件。

BRD文件可以与Cadence的快板免费体育查看器,它提供了免费的Cadence公司的网站上查看。

<H1 >其他BRD格式: </H1 >按KiCad的,免费的,跨平台的电子设计自动化(EDA )计划建立的CAD文件,存储了PCB布局,包括电子元件及其连接的绘制歼瞎改程序的设计画布上。

allegro常见问题解答

allegro是Cadence 推出的先进 PCB 设计布线工具,下面我准备了关于allegro常见问题解答,欢迎大家参考!

1 无论哪个版本都经常出现自动退出,提示为非法 *** 作,然后不能存盘,自动退出。(ALLEGRO)

(出现这种情况,主要是 *** 作系统方面的原因,ALLEGRO要求在英文NT或 WINDOWS 2000下使用.在中文WINDOWS 2000下,出错概略提高许多。事实上,设计人员应充分使用Allegro的Autosave功能,以避免各种情况下引起的数据丢失。提示:Allegro在异常退出时,会在当前设计目录下产生一个后缀为sav的文件。用Allegro打开该文件,另存为brd文件即可)

2在ALLEGRO中,编辑焊盘时,经常会出现“执行程序错误”而退出程序,且没有备份文件,导致之前的工作白费。

(此问题14.1已经解决,而且同样与 *** 作系统有关)

3 在从自动布线器(SPECCTRA)建军回到ALLEGRO后,输出表层的线、孔就与器件成为一个整体,移动器件时,线、孔就附在上面一起移动。

(实际上,这个功能是Cadence应大多数用户要求而添加上的,主要是为了方便移动器件的时候fanout后的引腿和via能跟着一起移动。如果你实在不愿意这么做,可以执行下面这个Skill程序解决,以后版本将会有选项供用户选择:

The following Skill routine will remove invisible

properties from CLINES and VIAS.

The intent of this Skill program is to provide

users with the ability of deleting the invisible

properties that SPECCTRA/SPIF puts on. This will allow the moving

of symbols without the attached clines/vias once the

design is returned from SPECCTRA if the fanouts were originally

put in during an Allegro session.

To install: Copy del_cline_prop.il to any directory defined

within your setSkillPath in your

allegro.ilinit. Add a "load("del_cline_prop.il")"

statement to your allegro.ilinit.

To execute: Within the Allegro editor type "dprop" or

"del cline props". This routine should

only take seconds to complete.

Deficiencies: This routine does not allow for Window or

Group selection.

WARRANTIES: NONE. THIS PROGRAM WAS WRITTEN AS "SHAREWARE" AND IS AVAILABLE AS IS

AND MAY NOT WORK AS ADVERTISED IN ALL ENVIRONMENTS. THERE IS NO

SUPPORT FOR THIS PROGRAM.

Delete invisible cline/via properties.

axlCmdRegister( "dprop" 'delete_cline_prop)

axlCmdRegister( "del cline props" 'delete_cline_prop)

(defun delete_cline_prop ()

Set the Find Filter to Select only clines

(axlSetFindFilter ?enabled (list "CLINES" "VIAS")

?onButtons (list "CLINES" "VIAS"))

Select all clines

(axlClearSelSet)

(axlAddSelectAll) select all clines and vias

(setq clineSet (axlGetSelSet))

(axlDBDeleteProp clineSet "SYMBOL_ETCH") Remove the property

(axlClearSelSet) unselect everything

4.用贴片焊盘(type=single)做成的package,用toolspadstackmodify design padstack...编辑,发现type变成了blind/buried。为什么会这样?

(这是软件显示上的小漏洞,但是丝毫不影响使用,焊盘还是事实上的single)

5.修改过焊盘后以同名保存(替换了原来的焊盘),但是用toolspadstackmodify design padstack...检查用该焊盘做的package,发现仍旧是老焊盘,而事实上任何目录中老焊盘都不存在了。既然allegro是要到pad_path中调用焊盘的,为什么会出现这种情况?

(修改完焊盘之后, 需要update pad才能更新,因为Allegro是把相关的数据都纳入到brd文件集中管理的)

6.打开padstack editor就会出现这样的`提示:pad_designer:Can't open journal file。于是新做的焊盘无法保存,提示:failed to open file '#T001632.tmp'。

(请检查系统环境变量设置是否正确另外所有路径都不能使用汉字)

7.AELLGRO中竟然无UNDO、REDO这种常用FUNC,让人非常费解!!!

(15.0版本将增加Undo、Redo功能)

8,ALLEGRO中直接从库中调的元件不能定义网络及 Ref des。

(是的。这样一来可以保证你LAYOUT结果和原理图目的是一致的,而不会因为不小心而出错。一般我们不应该直接从库中调元件,而应通过导入新的NETLIST来增加新元件.)

9,公英制转换偏差太大。

(由于计算精度的限制,公英制的来回转换会产生一定的累积误差,因此在设计过程中,应尽量避免频繁转换公英制)

10,对于颜色的设置不能EXPORT 颜色文件,每块PCB都必须重新设置颜色。

(Allegro没有保存颜色表的功能,但是可以通过其他简单的方法解决,如:调用Script功能或着准备一个空板,里面只保存偏好的颜色设置,把网表Export到这个空板就可以了)

11,Allegro里没有对齐元件的功能。

(后面版本的Allegro将会有对齐功能)

12,垃圾文件太多,不知那些有用。

(Cadence实际上极少产生垃圾文件,许多文件都是设计高速PCB所需要的。)

13,Allegro步线抓焊盘的功能太弱,不能保证线段结束时连接在PIN的中心。

(在Allegro右面的Control panel->Option中选择:Snap to connect point,并请在布线时连到Pad前,右键选TOGGLE即可。如经常性出现此问题,可将TOGGLE设成快捷键方式)

14,编辑Shape时,选择Boundary还得十分小心,有一点重合都不行。

(可以通过调整GRID来修改铜箔,这样一来更容易)

15.CCT布线时网络不高亮由ALLEGRO到CCT前布的线只能删除,不能回退,不能自动优化鼠线.

16.ALLEGRO:鼠线不能只显示当前屏幕上的PIN的鼠线,全屏布线时高亮不明显.

(方法一:可以在setup->user preference->display中,勾选display_nohilitefont项,将高亮设为实线显示

方法二:改变高亮颜色。点击Hilight按钮,右面控制面板的Option栏会提供可选择的颜色表

方法三:使用Shadow Mode,明暗的对比度可以在Color and Visibility中的Shadow Mode项调整。)

Allegro

pcb库是和Allegro分开的。可以直接直接打开编辑。你只要保存吵拿到固定的文件夹。然后在Allegro中设定路径到这个文件夹中就可以升改搭了。注意歼毁Allegro

pcb的零件保存有3个文件。有.dra

.psm

.txt。三个文件都要设定路径。路径设定

setup-user...(最后一项)-device

path(设定.txt)-psm

path(设定.dra

.psm)


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/tougao/12369873.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-24
下一篇 2023-05-24

发表评论

登录后才能评论

评论列表(0条)

保存