关于DSP中的乘法部件

关于DSP中的乘法部件,第1张

乘法转变为加法。

硬件乘法器都采用二进制,数据无非就是有0、1组成,为0时不管,为1时看1在几位上,然后将被乘数移几位,最终将所有数据相加,由于乘法部件的硬件速度够快,他们能够在一个周期内完成所有的移位并累加。

用的都是CCS编程。

CCS有两种工作模式:

1.软件模拟器模式:可以从DSP芯片中分离出来,在PC上模拟DSP的指令集和工作机制,主要用于前期算法的实现和调试。

2.硬件在线编程模式:在DSP芯片上实时运行,将应用程序的在线编程和调试与硬件开发板集成。

CCS的开发系统主要由以下组件构成:

1.TMS320C54x集成代码生成工具

2.CCS综合开发环境

3.DSP/BIOS实时内核插件及其应用程序接口API

4.实时数据交换RTDX插件及相应的编程接口API

5.由第三方TI公司对外提供多种应用模块插件。

扩展资料:

dsp编程中双重循环、多重循环的优化:

(1)多重循环拆成单层循环,减少循环层数;

例如,双重循环内一个百cycle只使用了一个乘法器,拆成单层循环后,一个cycle可使用2个乘法器,充分利用DSP乘法器资源,同时运算速度也会加快;

(2)如果循环次数较少,则将其放入外循环如果循环次数更多,则将其放入内存循环

(3)二维数组的双环:二维数组的行循环置于外环,列循环置于内环

(4)避免循环内的乘除 *** 作:循环内的乘除 *** 作移到循环外,由加法代替。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/yw/11693707.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-18
下一篇 2023-05-18

发表评论

登录后才能评论

评论列表(0条)

保存