module main(
inputclk,
inputrst,
output reg [7:0] led
)
(*mark_debug = "true"*)reg [23:0] counter
always @(posedge clk) begin
if(rst) begin
counter <= 0
led <= 8'b00000001
使用vivado isim仿真的方法和过程如下:1) 测试平台建立;
a) 在工程管理区点击鼠标右键,d出菜单选择New Source,d出界面; b) 输入文件名,选择Verilog Test Fixture,打钩add to project,单击NEXT;
c) 选择要仿真的文件,点击NEXT;
d) 点击“FINISH”,就生成一个Verilog测试模块。
ISE能自动生成测试平台的完整构架,包括所需信号、端口声明以及模块调用的实现。所需要完成的工作就是initial….end模块中的“//Add stimulus here”后面添加测试向量生成代码。
这里给出示例测试代码,将其添加于//Add stimulus here处
#100
SW = 7
#100
SW = 11
#100
SW = 13
#100
SW = 14
2) 测试平台建立后,在工程管理区将状态设置为“Simulation”;选择要仿真的文件名,
过程管理区就会显示“Isim simlator”;
3) 下拉“Isim simlator”,选择“Simulate Behavioral Model”,单击鼠标右键,现在“Process Properties”可修改仿真远行时间等。
4) 修改后,直接双击“Isim simlator”中的“Simulate Behavioral Model”进行仿真。
检查仿真结果是否达到预期设计目标。
Vivado设计套件,是FPGA厂商赛灵思公司2012年发布的集成设计环境。包括高度集成的设计环境和新一代从系统到IC级的工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。集成的设计环境——Vivado设计套件包括高度集成的设计环境和新一代从系统到IC级的工具,这些均建立在共享的可扩展数据模型和通用调试环境基础上。
1)选项都在XDC和TCL中,要你手动增加,建议项目相关的放在TCL中,FPGA相关的放在XDC中,和ISE差别有点大,但速度杠杠的,ISE(多核不行,而且结果不稳定)要3个小时的vivado就40分钟搞定,最多8核,飞一般的感觉,服务器配置不能太低。2)我对chipscope持保留态度,testbench是王道,部分信号上示波器,尤其是相位调整。3)我对HLS持保留态度。4)算法还是一步一步自己verilog写出来,C+MATLAB做理论,verilog来实现,弯道超车现在不现实,再等若干年,说不定哪天就好用了。以上是个人看法欢迎分享,转载请注明来源:内存溢出
评论列表(0条)