FPGA 怎么实现UART串口和IIC口或SPI 通讯?可以大概说一下吗?

FPGA 怎么实现UART串口和IIC口或SPI 通讯?可以大概说一下吗?,第1张

1. FPGA与MCU,DSP,ARM等区别

MCU等是属于软件编程,程序是顺序执行,即使像DSP有多级流水线,但是程序总体还是顺序的。

FPGA是属于硬件编程,程序是并行执行的,可以有多个进程,同时执行不同的功能。

2. FPGA实现UART,IIC,SPI。

如果是简单的应用(比如说不用校验等等),完全可以自己写,例如下面的程序,VHDL写的,既可以作为UART发送程序(改改就是接收),也可以做SPI发送或者接收(加一个时钟)。

如果需要较完善的功能的话,建议使用IP核,往上有很多免费的UART,IIC,SPI等接口的IP核,功能及代码都给你写好了的,提供输入输出接口,方便应用。

process(Clk)

variable temp : integer range 0 to 7

begin

if Clk'event and Clk='1' then

if Reset = '0' then

TxD <= '1'

BitCnt <= "00000"

SL<='1'

TReg<=(others=>'0')

temp:=0

elsif Load = '0' and temp=0 then

TxD <= '1'

SL<='1'

BitCnt <= "00000"

temp:=0

elsif Load='1' and temp=0 then

temp:=1

elsif temp=1 then

case BitCnt is

when "00000" =>

TReg <= Addr_Data

SL<='0'

TxD <= '0'

BitCnt <= BitCnt + 1

temp:=1

when "00001" | "00010" | "00011" |

"00100" | "00101" | "00110" |

"00111" | "01000" | "01001" |

"01010" | "01011" | "01100" |

"01101" | "01110" | "01111" =>

TxD <= TReg(0)

TReg <= '1' &TReg(14 downto 1)

BitCnt <= BitCnt + 1

temp:=1

when "10000" =>

SL<='1'

TxD <= '1'

TReg <= '1' &TReg(14 downto 1)

BitCnt <= "00000"

temp:=0

when others =>NULL

end case

ELSE

TXD<='1'

SL<='1'

end if

end if

end process

你遇到的这个问题,在FPGA开发中叫做写TESTBENCH,更详细点就是设计测试向量,这是FPGA开发中必不可少的环节。至于你想要测试的这个I2C的模块,别无他法,只有自己写测试向量。

--怎么写? VHDL/VERILOG 两种语言都行,在testbench中加入你的测试向量. I2C协议怎么规定的,你的测试向量就怎么写。比如什么时候SCL拉高,什么时候SDA接受ACQ信号等等。。

--用什么测? 很多软件都可以仿真,推荐MODELSIM,好用并且现在应用面广,很多公司里就用这个。

好了,希望能帮到你。 也希望你看了以后采纳下我的答案,好歹我这么认真的打字~~

PS:那个思路.rar是骗人的。。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/yw/12141710.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-21
下一篇 2023-05-21

发表评论

登录后才能评论

评论列表(0条)

保存