这段FPGA的程序如何理解,详细点,谢谢各位大虾了

这段FPGA的程序如何理解,详细点,谢谢各位大虾了,第1张

第1部分除了乱御兆初始化外, 由div1对clk10m计数,计到78164置0,同时clk1hz翻转一次.

后面依此类推, 利用div2对clk10m计到156,clk500hz翻转哗租一次,div3对clk10m计到78,clk800hz翻转一次.

最后三个拆颤赋值就是端口输出了

这是把十六进制则颂转成十进制来显示

需要解释的就

if(DTO[4:0]>=5'b01010) begin//相加结果超过10的话

D[3:0] = (DT0[3:0]+4'b0110)//十六正姿进制的数需要举盯绝加上6来完成进位

D[4] = 1

end

这段

D[3:0] = (DT0[3:0]+4'b0110)D[4] = 1两句等价于D[4:0] = DT0[4:0]+4'b0110一句

另外,时序逻辑用<=来赋值,不要用=

1.先

分频

,唯嫌衫算好闪指腔烁的时间

2.搞一个计数器,然后case语句,

light随着计数器变化

也可以考虑移位者数 *** 作~~~多看看书就会


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/yw/12245855.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-22
下一篇 2023-05-22

发表评论

登录后才能评论

评论列表(0条)

保存