当然,如果这些小项目全部都是分立的话,也可以直接用线将他们连接起来,也就是 Element mapping。 看得出来,你的这些项目都是一昌山些相互关系不大的(比如beep蜂鸣器),也就是说他们是"各干各的", 但是一旦涉及到进程之凯拿间通信的话,我建议你还是把他们写在一个文件里面比较好。自顶向下的设计流程是我们推荐的,但是我们不可能把任务细化到Register的程度。所以练习写一些大型的Module (5000行代码左右) 还是挺锻炼人的。
先准备下载线和FPGA测试板。
打开QuartusII软件。
按下右上角红箭头指向的按钮,显示下面界面。
把下载线插入电脑USB接口,按下左上角Hardware Setup...按钮,显示下面界面。
这时通过按下拉按钮来选择USB-Blaster[USB-0],再按下右边的ADD Hardware..来添加下载驱动,添加完下面白框里就有USB-Blaster项显示。
按下上面的Mode下拉按钮选择Active Serial Programming,再按下左边的ADD File..按钮,显示下面界面。
选择要指岩下载的pof后缀文件,按下右下角的打开按钮,下载文件被打开,显示界面如下,在Progrom/Configure下面打上勾。
8
把下载线的另一头接到FPGA测试板十芯下载插座上并通电。
9
按下左边的Start按钮就开始下载了唯饥御,等到右上角Progress显示百分肢蚂之百就算下载完成了。
如果DE2有AS烧写口的话,将下载器的电缆连接到AS烧写口,在programmer窗口则携中选择下载端口拿盯数为AS,将后缀为sof的配置文件下载进去即可。如果要通过JTAG烧写口下载的话,消首需要先将配置文件转换成后缀为jic的文件,然后就可以通过JTAG烧写口下载配置文件了。
具体步骤参见《VHDL数字系统设计》(科学出版社2009年出版)p.146~p.151。篇幅较大,无法在此一一键入。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)