图中固态继电器
控制方式为交流控制交流,控制电压为80~280V。故接入220V交流电即可。
图中温控器
高:温控器上限。总:上下限的公共端。低:温控器下限。
中:电源中性线,即零线。相:电源的相线,即火线。地:仪表接地,一般没用。
接线参考如下(根据控制类型,选择接“低或者高“)。
1、5、6脚为电源(ac85-265v),16日,17日和18英尺连接到100传感器、热电偶(K,E、J、等)连接到18阳性,17负,热阻(装PT100CU50)连接到16、17b,18b,如果装PT1002连接,然后连接17和18英尺短。
2、OUT1代表加热,如果继电器输出,则加热回答14和15引脚,如果SSR(控制固态继电器)输出,则13+,14-。如果是模拟输出(版本4-20ma,0-10v等),则电流连接到13+,14-。
3.电压连接:15+,14-。ALM1和ALM2是报警输出。报警1接3、4英尺,报警2接1、2英尺。报警方式和偏差值可对内部参数进行调整。
4.电流检测与S485通讯。此表可连接两个变压器检测加热系统中的电流。7、8和9的引脚8是公共端。11、12尺连接485通讯,11A+,12B-,可远程监控和调节温度。
在数字电路中,逻辑“1”与逻辑“0”可表示两种不同电平的取值,根据实际取值的不同,有正、负逻 辑之分。正逻辑中,高电平用逻辑“1”表示,低电平用逻辑“0”表示;负逻辑中,高电平用逻辑“0” 表示,低电平用逻辑“1”表示。 2.门电路的基本功能数字电路中的四种基本 *** 作是与、或、非及触发器 *** 作,前三种为组合电路,后一种为时序电路。与非 、或非和异或的 *** 作仍然是与、或、非的基本 *** 作。与、或、非、与非、或非和异或等基本逻辑门电路为 常用的门电路,它们的逻辑符号、逻辑表达式和真值表均列于表1中,应熟练掌握。|表1 常用门电路逻辑符号及逻辑功能3.数字集成电路的引脚识别及型号识别(1)引脚识别集成电路的每一个引脚各对应一个脚码,每个脚码所表示的阿拉伯数字(如1,2,3,…)是该集成电路物理引脚的排列次序。使用器件时,应在手册中了解每个引脚的作用和每个引脚的物理位置,以保证正确地使用和连线。每个双列直插式集成电路都有定位标识,以帮助使用者确定脚码为1的引脚。从图1可见,定位标识有半圆和圆点两种表达形式,最靠近定位标识的引脚规定为物理引脚的第1脚,脚码为1,其他引脚的排列次序及脚码按逆时针方向依次加1递增。
图1 数字集成电路的脚码及型号(2)型号识别如图1所示,每一个TTL数字集成电路上都印有该器件的型号,国标的TTL命名示例如下。图标示例: C T 74LS04 C(或M) J(或D或P或F) ① ② ③ ④ ⑤说明:①C:中国;②T:TTL集成电路;③74:国际通用74系列(如果是54,则表示国际通用54系列),LS:低功耗肖特基电路,04:器件序号(04为六反相器);④C:商用级(工作温度0~70'C),M:-55~125°C(只出现在54系列);⑤J:黑瓷低熔玻璃双列直插封装,D:多层陶瓷双列直插封装,P:塑料双列直插封装,F:多层陶瓷扁平封装。如果将型号中的CT换为国外厂商缩写字母,则表示该器件为国外相应产品的同类型号。例如,SN表示美国得克萨斯公司,DM表示美国半导体公司,MC表示美国摩托罗拉公司,HD表示日本日立公司。集成电路元件型号的下方有一组表示年、周数生产日期的阿拉伯数字,注意不要将元件型号与生产日期混淆。4.实验中所用的门电路引脚图74LS00 (⊥弓昌卜门), 74LS02 (豆戈爿|门), 74LS04 (芎卜门), 74LS08 (⊥弓门), 74LS32 (厦戈门),74LS86(异或门)的外部引脚参看附录“部分集成电路引脚图”中的内容。5.门电路功能验证方法为了验证某一种门电路功能,首先选定元件型号,并正确连接好元件的工作电压端。选定某种“逻辑电平输出”电路,该电路应具有多个输出端,每个端都可以独立提供逻辑“0”和“1”两种状态,将被测门电路的每个输入端分别连接到“逻辑电平输出”电路的每个输出端。选定某种具有可以显示逻辑状态“0”或“1”的电路,将被测门电路的输出端连接到这种电路的输入端上。确定连线无误后,可以上电实验,并记录实验数据,分析结果。在“RTDZ-4电子技术综合实验台”上以测试74LS08与门功能为例,测试74LS08与门功能就是验证该门电路的真值表。测试电路如图2所示。首先将电子技术实验台上的RTDZ05号板的“+5 V”和“⊥”端分别对应接至实验台的5V直流电源输出端的“+5V”和“⊥”端处,保证RTDZ05号板上的电路被提供5 V工作电压。
图2 门电路功能验证连线图74LS08的14脚和7脚同样分别接到实验台的5V直流电源输出端的“+5V”和“⊥”端处,连接好集成电路工作电压。TTL数字集成电路的工作电压为5V(实验允许±5%的误差),究竟哪一个引脚应接电源,需查阅该器件手册或该器件外部引脚排列图。A,B为被测与门的两个输入端,分别接RTDZ-5板的“十六位逻辑电平输出”端,该板有16个逻辑电平输出端,每个端均可分别输出TTL逻辑高电平或低电平,使用时可以任选两个输出端。Y为与门输出端,接 “十六位逻辑电平输入及高电平显示”输入端,用于显示门电路的输出状态。实验连线如图⒋2所示,当S,接“⊥”时,A端为逻辑“0”;当S,接“+5 V”时,A端为逻辑“1”。由于S1,S2共有四种开关位置的组合,对应了被测电路的四种输入逻辑状态,即00,01,10,II,因而可以改变S,,S,开关的位置,观察“十六位逻辑电平输入及高电平显示”电路中的LED的亮(表示“I”)和灭(表示“0”),以真值表的形式记录被测门电路的输出逻辑状态。表格形式如表所示。
表 74LS08与门功能测试记录比较实测值与理论值,比较结果一致,说明被测门的功能是正确的,门电路完好。如果实测值与理论值不一致,应检查集成电路的工作电压是否正常,实验连线是否正确,判断门电路是否损坏。6.故障排除方法在门电路组成的组合电路中,若输入一组固定不变的逻辑状态,则电路的输出端应按照电路的逻辑关系输出一组正确结果。若存在输出状态与理论值不符的情况,则必须进行查找和排除故障 的工作,方法如下:首先用万用表(直流电压挡)测所使用的集成电路的工作电压,确定工作电压是否为正常的电源电压( TTL集成电路的工作电压为5V,实验中415~525V也算正常),工作电压正常后再进行下一步工作。根据电路输入变量的个数,给定一组固定不变的输入状态,用所学的知识正确判断此时该电路的输出状 态,并用万用表逐一测量输入、输出各点的电压。逻辑“1”或逻辑“0”的电平必须在规定的逻辑电平范 围内才算正确,如果不符,则可判断故障所在。通党出现的故障有集成电路无工作电压,连线接错位置, 连接短路、断路。7.TTL集成电路的使用注意事项(1)接插集成块时,认清定位标识,不允许插错。(2)工作电压5V,电源极性绝对不允许反接。(3)闲置输入端处理。①悬空。相当于正逻辑“1”,TTL门电路的闲置端允许悬空处理。中规模以上电路和CMOS电路不允许悬 空。②根据对输入闲置端的状态要求,可以在Ucc与闲置端之间串入一个1~10 kΩ电阻或直接接Ucc,此时 相当于接逻辑“1”。也可以直接接地,此时相当于接逻辑“0”。③输入端通过电阻接地,电阻值的大小将直接影响电路所处的状态。当R≤680Ω(关门电阻)时,输入 端相当于接逻辑“0”;当R≥47 kΩ(开门电阻)时,输入端相当于接逻辑“1”。对于不同系列器件, 其开门电阻RON与关门电阻ROFF的阻值是不同的。④除三态门(TS)和集电极开路(OC)门之外,输出端不允许并联使用。⑤输出不允许直接接地和接电源,但允许经过一个电阻R后,再接到直流+5V,R取3~51 kΩ。输出继电器与输出逻辑电平不一样。
继电器输出电路
(mr):
优势:继电器输出可通过交流和直流,一般负载ac250v/50v以下,负载电流可达2a,因此,plc的输出一般不宜直接驱动大电流负载(一般通过一个小负载来驱动大负载,如plc的输出可以接一个电流比较小的中间继电器,再由中间继电器触点驱动大负载,如接触器线圈等)。
劣势:继电器触点的使用寿命也有限制(一般数十万次左右,根据负载而定,如连接感性负载时的寿命要小于阻性负载)。此外,继电器输出的响应时间也比较慢(10ms)左右,因此,在要求快速响应的场合不适合使用此种类型的电路输出形式。
输出逻辑电平:
1:输出高电平(voh):保证逻辑门的输出为高电平时的输出电平的最小值,逻辑门的输出为高电平时的电平值都必须大于此voh。
2:输出低电平(vol):保证逻辑门的输出为低电平时的输出电平的最大值,逻辑门的输出为低电平时的电平值都必须小于此vol。
3:阀值电平(vt):
数字电路芯片都存在一个阈值电平,就是电路刚刚勉强能翻转动作时的电平。它是一个界于vil、vih之间的电压值,对于cmos电路的阈值电平,基本上是二分之一的电源电压值,但要保证稳定的输出,则必须要求输入高电平>
vih,输入低电平
对于一般的逻辑电平,以上参数的关系如下:
voh
>
vih
>
vt
>
vil
>
vol。
6:ioh:逻辑门输出为高电平时的负载电流(为拉电流)。
7:iol:逻辑门输出为低电平时的负载电流(为灌电流)。
8:iih:逻辑门输入为高电平时的电流(为灌电流)。
9:iil:逻辑门输入为低电平时的电流(为拉电流)。
门电路输出极在集成单元内不接负载电阻而直接引出作为输出端,这种形式的门称为开路门。开路的ttl、cmos、ecl门分别称为集电极开路(oc)、漏极开路(od)、发射极开路(oe),使用时应审查是否接上拉电阻(oc、od门)或下拉电阻(oe门),以及电阻阻值是否合适。对于集电极开路(oc)门,其上拉电阻阻值rl应满足下面条件:
(1):
rl
<
(vcc-voh)/(nioh+miih)
(2):rl
>
(vcc-vol)/(iol+miil)
其中n:线与的开路门数;m:被驱动的输入端数。五进制减法对于CD40192当CR为低电平,置数端
\overline{LD}
LD
也为低电平时,数据直接从置数端D0、D1、D2、D3 置入计数器。当CR为低电平,
\overline{LD}
LD
为高电平时,执行计数功能。执行减计数时,减计数端CPd接计数脉冲,加计数端CPu接高电平。加法计数
输入脉冲数 0 1 2 3 4 5 6 7 8 9
输出 Q3 0 0 0 0 0 0 0 0 1 1
Q2 0 0 0 0 1 1 1 1 0 0
Q1 0 0 1 1 0 0 1 1 0 0
Q0 0 1 0 1 0 1 0 1 0 1
减计数为了实现五进制减法,即当Q3Q2Q1Q0=1001时,让置数端
\overline{LD}
LD
=0,置入数D3D2D1D0=0100。即让Q3、Q0分别连到与非门74LS00的输入端,与非门输出端接
\overline{LD}
LD
,同时,D3、D2、D1、D0分别接逻辑电平0、1、0、0,CR接逻辑电平0。电路图如下:五进制加法对于CD40192当清除端CR为高电平“1”时,计数器直接清零;CR置低电平则执行其它功能。当CR为低电平,为高电平时,执行计数功能。执行加计数时,减计数端CPd接高电平,计数脉冲由CPu 输入;为了实现五进制加法,即当 Q3Q2Q1Q0=0101时,让CR=1,计算器直接清零。即让Q2、Q0分别连到与非门74LS00的输入端,该与非门输出端连到第二个与非门的输入端,第二个与非门起非门的作用,输出端接到CR端,同时,
\overline{LD}
LD
接逻辑电平1。电路图如下:
¥
59
百度文库VIP限时优惠现在开通,立享6亿+VIP内容
立即获取
五进制加减法计数器工作原理
五进制减法
对于CD40192
当CR为低电平,置数端
\overline{LD}
LD
也为低电平时,数据直接从置数端D0、D1、D2、D3 置入计数器。
当CR为低电平,
\overline{LD}
LD
为高电平时,执行计数功能。执行减计数时,减计数端CPd接计数脉冲,加计数端CPu接高电平。
加法计数
输入脉冲数 0 1 2 3 4 5 6 7 8 9
输出 Q3 0 0 0 0 0 0 0 0 1 1
Q2 0 0 0 0 1 1 1 1 0 0
Q1 0 0 1 1 0 0 1 1 0 0
Q0 0 1 0 1 0 1 0 1 0 1
第 1 页
减计数
为了实现五进制减法,即当Q3Q2Q1Q0=1001时,让置数端
\overline{LD}
LD
=0,置入数D3D2D1D0=0100。即让Q3、Q0分别连到与非门74LS00的输入端,与非门输出端接
\overline{LD}
LD
,同时,D3、D2、D1、D0分别接逻辑电平0、1、0、0,CR接逻辑电平0。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)