法利用DSP的捕获单元,对单相电压的过零点进行捕获,只能在电压过零点时,对相位进行校正。若在一个周期内相位发生变化,就不具有对电压相位的实时控制能力,且需使用两个捕获单元和3个定时器。提出一种基于TMS320F2812[3]的三相软件锁相环实现方法,该方法模拟硬件锁相实现原理,利用PI调节器输出的误差角频率与TMS320F2812定时器计数值的对应关系产生定时器周期中断,在中断程序中加固定角度,从而取代软件锁相复杂的积分环
锁相环(pll,phaselock
loop)是一个模拟电路模块,专门用于时钟信号的处理。锁相环需要一个输入的参考时钟,输出的时钟可以是输入时钟的倍频或分频,另外输出时钟的占空比也可调,相对于输入时钟的相位角也可调。
在DSP里我估计应该也是用于产生特定的时钟。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)