基于DDS+PLL在电台设计中的应用

基于DDS+PLL在电台设计中的应用,第1张

 

  PLL(锁相环)频率合成通过锁相环完成频率的加、减、乘、除运算。该方法结构简单、便于集成,且输出频率高、频谱纯度高,目前使用比较广泛,但存在高分辨率和快转换速度之间的矛盾,一般只能用于大步进频率合成技术中。DDS(直接数字合成)是近年来迅速发展起来的一种新的频率合成方法。这种方法简单可靠、控制方便,且具有很高的频率分辨率和转换速度,缺点是输出频率不能太高。如果把两者结合起来,用DDS的输出作为PLL的参考信号,就能满足现代电台对频率合成器的设计要求。本文将介绍DDS和PLL的工作原理,并结合一电台(工作频率2 MHz~500 MHz)的设计,给出DDS做参考的PLL频率合成器的设计方案。

  1 DDS的结构及工作原理

  DDS的基本结构由参考时钟、相位累加器、ROMDAC(数模转换器)和LPF(低通滤波器)组成,见图1。

  

基于DDS+PLL在电台设计中的应用,DDS的基本结构,第2张

 

  DDS的工作原理是:在参考时钟fr的控制下,频率控制字K由累加器得到相应的相位数据,把此数据作为取样地址,来寻址正弦ROM表进行相位-幅度变换,输出不同的幅度编码;再经DAC得到相应的阶梯波;最后经LPF对阶梯波进行平滑处理,即可得到由频率控制字决定的连续变化的输出正弦波。见图2。

  

基于DDS+PLL在电台设计中的应用,DDS的信号波形,第3张

 

  DDS的输出频率fo、参考时钟频率fr、相位累加器长度N以及频率控制字K之间的关系为:

  

基于DDS+PLL在电台设计中的应用,公式,第4张

 

  DDS的频率分频率为:

  

基于DDS+PLL在电台设计中的应用,公式,第5张

 

  由于DDS的最大输出频率受奈斯特取样定理限制,所以fmax=f/2。

  

欢迎分享,转载请注明来源:内存溢出

原文地址: https://outofmemory.cn/dianzi/2487838.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-04
下一篇 2022-08-04

发表评论

登录后才能评论

评论列表(0条)

保存