Si5324设计的精密时钟去抖动技术

Si5324设计的精密时钟去抖动技术,第1张

本文介绍了Si5324主要特性,方框图以及I2C控制模式和SPI 控制模式的典型应用电路图.Silabs 公司的Si5324是精密时钟倍频器/抖动衰减器,用于陡动性能小于1ps的应用. Si5324采用两个时钟输入,频率范围从2 kHz 到 710 MHz,产生两个输出时钟,频率范围从2 kHz到945 MHz,选择频率可到1.4GHz,回路带宽4– 525 Hz,满足ITU-T G.8251和 Telcordia GR253-CORE抖动指标.I2C或SPI编程,单电源1.8 ±5%, 2.5 ±10% 或3.3 V ±10%工作,主要用在广播视频如3G/HD/SD-SDI,包光纤传输系统(P-OTS), SONET OC-48/192/768, SDH/STM-16/64/256线路卡, GbE/10/40/100G同步以太网,数据转换,无线基站和测试测量等.

Si5324应用:

Broadcast video –3G/HD/SD-SDI, Genlock

Packet OpTIcal Transport Systems (P-OTS), MSPP

OTN OTU-1/2/3/4 Asynchronous Demapping (Gapped Clock)

SONET OC-48/192/768, SDH/STM-16/64/256 line cards

1/2/4/8/10G Fibre Channel line cards

GbE/10/40/100G Synchronous Ethernet (LAN/WAN)

Data converter clocking

Wireless base staTIons

Test and measurement
Si5324设计的精密时钟去抖动技术,第2张
图1.Si5324方框图
Si5324设计的精密时钟去抖动技术,第3张
图2.Si5324典型应用电路图(I2C控制模式)
Si5324设计的精密时钟去抖动技术,第4张
图3.Si5324典型应用电路图(SPI控制模式)

欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/dianzi/2471175.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2022-08-04
下一篇 2022-08-04

发表评论

登录后才能评论

评论列表(0条)

保存