2017年3月,三星和台积电分别就其半导体制程工艺的现状和未来发展情况发布了几份非常重要的公告。三星表示,该公司有超过7万个晶圆加工过程都采用了第一代10nm FinFET工艺,未来这一数量还会继续增加,同时,三星还公布了未来的即将采用的工艺路线图。特别是,三星计划在未来将公布三个工艺,目前为止,我们对于这三个工艺均一无所知。
另一方面,台积电表示,采用其第一代10nm工艺的芯片将会很快实现量产,同时,台积电也表示,在未来几年,台积电将会陆续推出几项全新的工艺,这其中就包括将在2019年推出的首款7nm EUV工艺。
10 nm: 三星还在不断推进
众所周知,2016年11月份,三星已经开始将10LPE制造技术应用到其生产的SOC中。这一制造技术与三星之前使用的14LPP工艺相比,将能够缩小30%的晶片面积,同时能够降低40%的功耗或者是提高27%的性能(以同样的能耗)。到目前为止,三星已经用该技术加工量超过七万片wafer,从这一过程中规可以大概估算出三星的技术(考虑到10nm的工艺生产周期为90天左右)。
同时,我们应当知道的是,三星目前还没有推出很多10nm工艺的产品:只有三星自己的Exynos系列和三星为高通代工的835芯片是使用了三星的10nm工艺。
除了以上产品之外,三星计划在2017年底量产采用第二代10nm工艺的芯片,也就是三星所说的10LPP工艺。未来,三星将会在2018年底推出采用第三代10nm工艺的芯片(10LPU)。去年,三星曾表示,10LPP工艺比现有的10LPE工艺提高了10%左右的性能,而10LPU工艺,具体细节目前还一无所知。
但是我们可以肯定的是10LPU工艺必然在性能,功耗和芯片面积上有所提升,但是具体在哪一方面会有巨大突破,目前还不甚明朗。
随着这一工艺的出现,三星也将会和Intel在14nm上推出三代不同的改进工艺一样,在10nm上推出三种不同的改进工艺。
不过值得注意的是,三星在14nm上并没有推出14LPC工艺的产品,那么我们可以猜测,在10nm上,三星也不会推出对应工艺的产品。
这是否意味着,三星推出的10LPU工艺主要针对的是超小型的、超低功耗的应用各种新兴应用呢,三星还没有给出确切的回答。
10nm: TSMC已经准备好了
至于台积电,其10nm工艺(CLN10FF)已经有两个工厂能够达到合格要求,其大规模量产大概时间为2017年下半年。预计未来这两个工厂每季度能够生产上万片芯片。台积电希望能够不断增加产能,计划在今年出货40万片晶圆。
考虑到FinFET技术冗长的生产周期,台积电想要提高10nm工艺的产能来满足其主要客户的芯片需求,还需要很长的产能爬坡时间。那么苹果如果想要使用采用这一工艺的芯片,为其今年九月或者是十月推出新手机进行大量备货,在前期还是非常困难的。
CLN10FF技术与CLN16FF+技术相比到底存在多少优势在台积电内部已经进行过多次讨论,该工艺明显是针对移动设备使用的SOC的,而不是为普通的芯片厂商准备的。在相同的功率和复杂性下,该工艺能够提高50%的芯片密度。如果采用同一频率和复杂性,同时降低40%的功耗,同样能够带来20%的性能提升。
与三星不同的是,台积电并不打算在10nm工艺上推出多个改进型工艺。台积电预计在明年直接推出7nm工艺。
7nm对于半导体制造工艺来说是非常重要的里程碑,吸引了很多设计者为之努力。
但是,台积电的野心明显不止于此,台积电未来还打算推出多种专门针对超小型和超低功耗应用的制造工艺。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)