ARM近日宣布针对台积电28HPM(High Performance for Mobile, 移动高性能)制程技术,推出以ARMv8为架构的Cortex-A57与Cortex-A53处理器优化套件(POP) IP解决方案;POP IP产品现在可支持40奈米至28奈米的制程技术,此次同时发布针对台积电16奈米 FinFET制程技术的POP IP产品蓝图,可广泛应用于各类Cortex-A系列处理器和Mali 绘图处理器产品。
Cortex-A57与Cortex-A53处理器可独立使用或互相搭配成big.LITTLE 处理器组合,以达到最佳的性能和功耗效率。多家率先获得ARM授权采用28HPM制程Cortex-A57 POP IP的合作伙伴,已经开始进行设计实作。此外,针对16奈米FinFET制程技术的Cortex-A57与Cortex-A53 POP IP解决方案也将在2013年第四季度开放授权。
附图 :ARM发布针对台积电16奈米 FinFET制程技术的POP IP产品蓝图
现有的28HPM解决方案产品组合,包括Cortex-A7、Cortex-A9、 Cortex-A15以及ARM Mali-T624 至Mali-T678 图形处理器,将在全新的POP IP产品加入后而更臻完备。目前,ARM的合作伙伴已经将采用 POP IP技术的系统单芯片(SoC)出货到市场上,这些系统单芯片正被应用于行动游戏、数字电视、机顶盒、行动运算和智能手机等领域。
POP技术是ARM 全面实作策略中不可或缺的关键要素,能使ARM的合作伙伴得以突破功耗、性能与面积优化等限制,迅速地完成双核与四核的实作。此外,这项技术还能协助以Cortex处理器为基础的系统单芯片(SoC)进行实作优化、降低开发风险、并缩短产品上市的时程。
POP IP技术具备了实现ARM处理器实作优化的三大要件。首先,它包含了专门为ARM核心与制程技术调整过的ArTIsan实体IP逻辑库和高速高速缓存。这项实体IP的开发是透过ARM的实作经验与处理器设计工程师紧密合作的结果。
第二部分是全面标竿测试报告,它记录了ARM核心实作所需的确切条件和产生结果。最后一部分是详细的实作说明,包括一份使用指南、芯片平面图规划、程序档以及设计工具,详细记录了为了达成目标所采用的方法,以确保终端客户可快速地在最低风险之下达到相同的实作结果。
欢迎分享,转载请注明来源:内存溢出
评论列表(0条)