-
ARM和DSP设计的地震加速度信号处理系统
摘 要:为满足光纤传感地震加速度计对实时性、高精度以及网络化的要求,提出了基于ARM 和DSP双核微处理器的嵌入式系统设计方案.对3x3耦合器输出的相位已调加速度信号进行解调、频谱分析,并提供了以太网
-
基于DSP+FPGA的机器人语音识别系统的设计
1 引言 机器人听觉系统主要是对人的声音进行语音识别并做出判断,然后输出相应的动作指令控制头部和手臂的动作,传统的机器人听觉系统一般是以PC机为平台对机器人进行控制,其特点是用一台计算机作为机
-
基于 DSP的嵌入式系统通过地址映射方式实现片外FLASH擦
1 引言 在DSP系统的设计中,经常要使用片外存储器扩充系统存储空间。特别是当DSP的片内数据存储器和程序存储器容量比较小时, 必须把一部分数据,如常量、原始数据库等存储到片外的存储器中,从而节省DS
-
基于DSP和DDS的三维感应测井高频信号源实现
基于DSP和DDS的三维感应测井高频信号源实现引言高频信号源设计是三维感应测井的重要组成部分。三维感应测井的原理是利用激励信号源通过三个正交的发射线圈向外发射高频信号,再通过多组三个正交的接收线圈,得
-
DSP的CAN总线系统设计与实现
DSP的CAN总线系统设计与实现摘要:介绍了基于DSP的CAN控制器的设计及应用方法,利用该方法可以在波特率高达lMb/s的条件下稳定、可靠地传输数据,而且延迟时间很少。实验证明,利用TMS320F
-
基于SBC+DSP的嵌入式系统设计与应用
基于SBC+DSP的嵌入式系统设计与应用 1 引言 嵌入式系统是以应用为中心、以计算机技术为基础、软硬件可裁剪、适应应用系统对 功能、可靠性、成本、体积、功耗等有严格要求的专用计算机系统。其主要由嵌
-
基于高性能多DSP互连技术
基于高性能多DSP互连技术由于现代数字信号处理器(dsp)设计、半导体工艺、并行处理和互连与传输技术的进步,现代高性能dsp的处理能力得到极大发展。但在移动通信、雷达信号处理和实时图像处理等复杂电子系
-
使用新型Cadence Tensilica DSP FPU实现最佳PPA
音频和视频处理、雷达、电信、驱动电机控制、虚拟现实 (VR)、增强现实 (AR) 以及最近的人工智能 (AI) 算法等应用都强烈依赖于 DPS(数字信号处理器),因为它们采用物理模拟信号的数字化形式按
-
新一代相干DSP信号处理技术
随着互联网+、大数据、云计算、物联网等与现代制造业结合,促进电子商务、工业互联网和互联网金融等各行各业的信息化、数据化、智能化的快速应用,推动着数据中心快速发展,而今超100G速率的光传输已成为数据中
-
深入理解DNN加速中的基本单元——DSP
DNN加速的设计一直在两个方面使力:通用架构和高效性能。通用性需要自顶向下的设计,首先综合各种神经网络的算子设计一套标准的指令集,然后根据硬件平台的特点,考察计算资源,存储资源以及带宽,进行硬件的模
-
CPU中断相关知识科普
文章目录1. 什么是中断2. CPU中断2.1 CPU中断的概述2.2 CPU中断向量和优先级2.3 CPU中断的寄存器2.4 可屏蔽中断的响应过程2.5 X2812的PIE中断3.1 PIE中断概述
-
数字信号处理器(DSP)简介
数字信号处理器(digital signal processor,DSP)是一种用于数字信号处理的可编程微处理器,它的诞生与快速发展,使各种数字信号处理算送得以实时实现,为数字信号处理的研究和应用打开
-
显示器件成为消费电子核心驱动力,DISPLAY CHINA 2018扬帆起航
导语:显示器件已成为消费电子、汽车、商用显示、工控、医疗产品发展的核心驱动力,中国显示器件制造产业获得全球关注,国际新型显示技术展 (DISPLAY CHINA) 这一专业平台让新型显示完整产业链的贯
-
调节稳压器优化 DSP 功率预算
系统级节电与功率预算优化是许多应用的关键。例如,数据中心运营商努力控制能耗,便携式设备设计人员力图降低流耗实现更长的电池使用寿命,而通信系统则需要降低工作温度提高稳定性。电源设计主要规范的当前着眼点是
-
LM10011优化 DSP 电源功率预算
因此,下图提供了将内核电轨标示为 CVDD 的多核DSP 加以说明。同时,我也在《EDN》杂志上发表了一篇题为《通过调节稳压器优化 DSP 功率预算》的文章,深入探讨这一主题。一个额定电流为 15A
-
图文讲解逆变电源的控制方式
在本文中,小编将为大家介绍逆变电源中较为重要的控制系统部分,采用图文结合的方式来帮助读者们理解逆变电源的原理与设计思路,快随小编来一起看看吧。图1为基于DSP的逆变器系统控制方案的示意图,如果系统引入
-
CEVA推出世界上最先进的通信DSP,适用于5G基带调制解调器
CEVA宣布推出世界上最先进的通信DSP,以期满足数千兆级调制解调器的极高性能要求。通过与世界领先的无线产品供应商长期合作的积累,加上CEVA独特的DSP架构设计专长,CEVA-XC12被设计为应对高
-
基于DSPFPGA的SDR射频讯号处理方案
4G无线通信涵盖的频段众多,且须向后兼容3G2G技术,造成网络设备与终端用户装置极大的设计挑战,因此相关产品开发商已开始利用软件定义无线电(SDR)技术简化硬件配置,并提高支持各种无线电频段的d性,
-
如何简化并实现复杂的电源时序控制
引言本文讨论使用分立器件进行电源时序控制的优缺点,同时介绍利用ADP5134内部精密使能引脚实现时序控制的一种简单而有效的方法ADP5134内置2个1.2-A 降压调节器与2个300-mA LDO。同