PADS Layout中走线时无法添加过孔?怎么回事?

PADS Layout中走线时无法添加过孔?怎么回事?,第1张

你要设置一下,在setup下面的design rules中default rules中routing里的selectedVias选择过去就可以了

此网络布线时不能添加过孔,应该是你在布线规则中设置的吧?

描述不是很清楚,但常见的是F4后按理是可以到底层然后可以直接走线,除非存在以下问题! 1:你过孔设置太大,你打过孔的时候触犯了规则,2你反面定义了禁止走线的设置!如果是这样比必须得取消。但一般来说你可以DRO取消限制试一下,如果可以了,证明你规则上限制了。自己好好找找,如果不行的话,建议重新新建一个过孔,换一个过孔试试,这个问题我以前碰到过,什么原因无法解释,但的确换了过孔就OK了~!

1.在logic原理图中添加该元件 2. 在logic中,点击tools/ pads layout link 3. 选折open 打开你已经画的layout文件 4. 在d出的pads layout link对话框中,选择design页面,点击eco to pcb 5. 在layout文件中找到添加的元件,完成走线连接。以上方式无需导入网络表。

1、自己建立封装库是完全可以的;但是logic里面的symbol命名要和layout中的命名保持一致。比较symbol:res0402-10k:decal:res0402。一个是logic的库,一个是layout的库。

2、路径没有要求,但是画图前,你要将你建立元器件的库加载进去。比如你建立一个test库。画图的时候调用的是default库就不可以。不同名称的库里面可以放相同的器件,只要自己清楚调用哪个就可以;

3、一个symbol可以有多种封装,一个decal也可以对应多个symbol,但是不建议这样用,因为器件多了以后容易乱。比如,一个symbol对应两个decal,如res0402-100ohm对应decal有两种:res0402,res0402-BGA,导入pcb库后,右键可以进行手工替换,决定到底用哪种。

我用的是pads9.3,一般不用9.5,但应该差不多。


欢迎分享,转载请注明来源:内存溢出

原文地址: http://outofmemory.cn/bake/11462216.html

(0)
打赏 微信扫一扫 微信扫一扫 支付宝扫一扫 支付宝扫一扫
上一篇 2023-05-16
下一篇 2023-05-16

发表评论

登录后才能评论

评论列表(0条)

保存